基于DDS的信號模擬器設(shè)計
圖7為在DDS的信號發(fā)生器中AD9852的外圍電路設(shè)計。本文引用地址:http://m.butianyuan.cn/article/188298.htm
2 測試結(jié)果
本文設(shè)計的DDS信號模擬器輸出最大頻率受到D/A轉(zhuǎn)換器輸出建立時間的限制,因為外接存儲器的數(shù)據(jù)讀取時間為15 ns,可編程邏輯器件FPGA的最大時鐘頻率可達120 MHz。相位累加器的字長為31位,用于尋址波形數(shù)據(jù)存儲器的地址信號為13位;編程產(chǎn)生的正弦波的輸出的頻率范圍是0~120 MHz。其中產(chǎn)生的正弦波如圖8所示,但是隨著時間的增長,噪聲會加大如圖9所示。
3 結(jié)束語
本文結(jié)合DDS信號模擬器的工作原理從理論和實際2個方面,對直接數(shù)字頻率合成技術(shù)(DDS)進行了研究。
首先通過對DDS信號模擬工作理論分析,再通過對DDS射頻信號產(chǎn)生電路的研究實驗使得微波信號和變頻信號在微波變頻器上混頻,產(chǎn)生載頻信號,再者使得調(diào)制包絡(luò)信號和調(diào)制脈沖對載頻信號進行調(diào)制,形成雷達信號,然后經(jīng)天線輸出。最后結(jié)合理論分析的結(jié)論,通過測試實驗得出了系統(tǒng)的性能以及帶寬線性調(diào)頻和帶寬10點跳頻的過程最終輸出了雷達視頻脈沖輸出波形,基本實現(xiàn)了設(shè)計的要求。
評論