四通道可編程數(shù)字下變頻器HSP50216及其在軟件無線
HSP50216支持定點(diǎn)和浮點(diǎn)并行輸入模式,其輸出結(jié)果可在4-bit定點(diǎn)到32-bit浮點(diǎn)中選取,并可處理器接口進(jìn)行編程。另外,所有被同步通道輸出數(shù)據(jù)可都通過微處理器接口來讀取。
VCC:3.3V電源電壓端;
GND:電源地;
A(15:0),B(15:0),C(15:0):分別為并行數(shù)據(jù)輸入總線A、B和C。當(dāng)EAIN為低時(shí),在時(shí)鐘的上升沿采樣。
D15~D0:并行數(shù)據(jù)輸入端。從D15~D0,每連續(xù)四個(gè)端口一組共四組可分別作為調(diào)諧器通道A、B、C、D的載償輸入COF、載頻補(bǔ)償同步輸入COFSync、重采樣頻率補(bǔ)償輸入SOF和其同步輸入SOFSync端;
ENIA~ENID:分別為并行數(shù)據(jù)輸入總線A、B、C、D的輸入使能端,低電平有效;
CLK:輸入時(shí)鐘;
SYNCI/CO:分別為同步輸入/輸出信號(hào);
RESET:復(fù)位端;
SD1A~D:分別為串行數(shù)據(jù)輸出1的A~D;
SD2A~D:分別為串行數(shù)據(jù)輸出2的A~D;
SCLK:串行輸出時(shí)鐘;
SYCNA~D:分別為串行數(shù)據(jù)輸出1的A~D同步信號(hào);
P(15:0):微處理器接口數(shù)據(jù)總線;
ADD(2:0):微處理器接口地址總線;
WR或DSTRB:微處理器接口寫或數(shù)據(jù)選通信號(hào);
RD或RD/WR:微處理器接口讀信號(hào);
ΜPMODE:微處理器接口模式控制;
CE:微處理器接口片選;
INTRPT:微處理器中斷信號(hào)。
HSP50216 的最大特點(diǎn)是通過靈活的編程獲得多樣性的功能,可用于各種用途的電子信息接收系統(tǒng),特別是用于多通道的軟件無線電接收機(jī)。圖2給出了一個(gè)實(shí)用的四通道軟件無線電接收機(jī)的應(yīng)用系統(tǒng)框圖。該軟件無線電接收機(jī)的硬件結(jié)構(gòu)分為兩部分,即從射頻到中頻的模擬部分和AD之后的數(shù)字部分。當(dāng)電臺(tái)在接收時(shí),射頻信號(hào)首先經(jīng)過前端的接收和混頻器后被轉(zhuǎn)換到固定的中頻,其中本地的載波頻率相位以及有關(guān)的濾波器特性可由DSP來設(shè)定調(diào)整,以便適用不同的通信系統(tǒng)。每個(gè)通道的模擬中頻信號(hào)通過A/D轉(zhuǎn)換器AD9042后變?yōu)閿?shù)字信號(hào),然后再把每個(gè)通道的數(shù)字的數(shù)字信號(hào)送給HSP50216以將數(shù)字信號(hào)的載波頻率進(jìn)一步降低,并對(duì)輸入信號(hào)進(jìn)行抽取,因?yàn)檫@樣可在允許的限度內(nèi)減少信號(hào)數(shù)據(jù)的數(shù)量,便于被后面的DSP處理模塊進(jìn)行處理。由于運(yùn)算量較大,可選用兩片或更多浮點(diǎn)數(shù)據(jù)信號(hào)處理器TMS320C40進(jìn)行各種處理,如信號(hào)檢測、數(shù)字濾波、放大、解調(diào)和協(xié)議控制等。解調(diào)后的數(shù)字信號(hào)經(jīng)D/A轉(zhuǎn)換器AD9712B轉(zhuǎn)換成模擬信號(hào),這樣即可完成電臺(tái)的接收功能。
評(píng)論