新聞中心

EEPW首頁 > EDA/PCB > 設(shè)計(jì)應(yīng)用 > FPGA工程師應(yīng)如何挑選ADC和DAC

FPGA工程師應(yīng)如何挑選ADC和DAC

作者: 時(shí)間:2013-07-19 來源:網(wǎng)絡(luò) 收藏

濾波

大多數(shù)一直將模擬輸出保持到下一個(gè)采樣周期,這將對(duì)輸出頻率域產(chǎn)生良好的效果。用戶將注意到這兩個(gè)圖像均存在于整個(gè)輸出頻譜中,由于在0.5FS時(shí)正弦效應(yīng)將接近4dB(3.92dB),所有奈奎斯特區(qū)域中的輸出信號(hào)都出現(xiàn)衰減(如圖1所示)。這兩大問題均可利用濾波器來解決。

FPGA工程師應(yīng)如何挑選ADC和DAC

用戶可以像實(shí)現(xiàn)FIR濾波器一樣輕松實(shí)現(xiàn)正弦校正濾波器。開發(fā)該濾波器最簡單的方法就是利用下列方程式來繪制正弦衰減特性。

先創(chuàng)建校正因子,該因子是所計(jì)算出衰減系數(shù)的倒數(shù),然后再執(zhí)行逆傅里葉變換,以獲取所需要設(shè)計(jì)濾波器的系數(shù)。通常情況下,用戶需要采用幾個(gè)抽頭才能實(shí)現(xiàn)該濾波器。表2給出了濾波器的前11個(gè)系數(shù),同時(shí)圖2還給出了針對(duì)衰減的補(bǔ)償。

FPGA工程師應(yīng)如何挑選ADC和DAC

在系統(tǒng)測試

眾多這類系統(tǒng)都將利用轉(zhuǎn)換器實(shí)現(xiàn)終端應(yīng)用的具體性能特征,如CDMA或GSM等。為實(shí)現(xiàn)該項(xiàng)性能而進(jìn)行的測試需要在測試系統(tǒng)(任意波形生成器、邏輯分析儀、模式生成器、頻譜分析儀等)方面進(jìn)行大量的投入。但是,高度的可重編程靈活性使用戶能將特定的測試程序插入至器件中,這樣既可以捕獲并分析的輸出也可以提供激勵(lì),從而減少對(duì)更多額外測試設(shè)備的需要。

轉(zhuǎn)換101

由于通常需要與和DAC接口相連,因而對(duì)于任何來說,基本了解這些器件參數(shù)的重要性非常關(guān)鍵。如果用戶計(jì)劃在設(shè)計(jì)驗(yàn)證與調(diào)試過程中利用FPGA的可重編程靈活性來測試轉(zhuǎn)換器的性能,這一點(diǎn)尤其有用。

模擬信號(hào)相關(guān)文章:什么是模擬信號(hào)


fpga相關(guān)文章:fpga是什么


模數(shù)轉(zhuǎn)換器相關(guān)文章:模數(shù)轉(zhuǎn)換器工作原理


脈寬調(diào)制相關(guān)文章:脈寬調(diào)制原理

上一頁 1 2 下一頁

關(guān)鍵詞: FPGA ADC DAC 工程師

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉