Altera Cyclone IV GX系列FPGA開發(fā)方案
Altera Cyclone IV GX FPGA開發(fā)套件
Alterareg; Cyclonereg; IV GX FPGA開發(fā)套件為迅速開始開發(fā)低成本、低功耗FPGA系統(tǒng)級(jí)設(shè)計(jì)提供了全面的、同類最佳的設(shè)計(jì)環(huán)境。該套件幫助您縮短了產(chǎn)品開發(fā)周期,使您能夠更迅速的將產(chǎn)品推向市場,樹立新的產(chǎn)品里程碑。采用這一平臺(tái),您能夠:
使用Cyclone IV GX PCI Express硬核知識(shí)產(chǎn)權(quán)(IP)和PCI-SIGreg;兼容電路板,開發(fā)并測試PCI Expressreg; Gen1 x1、x2、x4端點(diǎn)設(shè)計(jì)。
使用板上DDR2存儲(chǔ)器,通過其擴(kuò)展功能,高速中間鏈接卡(HSMC)連接器,開發(fā)并測試多通路協(xié)議橋接設(shè)計(jì)。Altera合作伙伴提供30多種不同的HSMC,以及CPRI、SATA和SDI等支持協(xié)議。
重新使用套件電路板測試系統(tǒng)提供的實(shí)例設(shè)計(jì),加速您的FPGA設(shè)計(jì)。
針對(duì)您產(chǎn)品的低成本和低功耗電路板,使用套件的主板作為設(shè)計(jì)模型。
Cyclone IV GX FPGA開發(fā)套件包括:
Cyclone IV GX FPGA開發(fā)板(參見圖1)
安裝的器件
F896封裝的Cyclone IV GX EP4CGX150N FPGA
配置狀態(tài)和設(shè)置單元
通過MAXreg; II EPM2210 CPLD和閃存進(jìn)行被動(dòng)串行(PS)配置
使用Quartusreg;II編程器的板上USB-BlasterTM下載電纜
時(shí)鐘
板上時(shí)鐘振蕩器:50 MHz、100 MHz(可設(shè)置)和125 MHz
用于外部時(shí)鐘輸入的SMA連接器
用于時(shí)鐘輸出的SMA連接器
通用用戶輸入和輸出
LED
LCD顯示屏
按鍵和雙列直插封裝(DIP)開關(guān)
存儲(chǔ)器件
128-MB DDR2 SDRAM,支持32位數(shù)據(jù)總線。
64-MB同步閃存和4-MB SSRAM
元件和接口
PCI Express邊沿連接器
10/100/1000-Mbps以太網(wǎng)PHY,提供RJ-45連接器。
兩個(gè)HSMC連接器
電源測量電路
電源
筆記本計(jì)算機(jī)直流輸入
PCI Express邊沿連接器電源
其他特性
PCI Express短卡
符合RoHS
Cyclone IV GX FPGA開發(fā)套件軟件組成(可以通過表2下載)
設(shè)計(jì)實(shí)例
電路板更新入口,含有Niosreg;II處理器網(wǎng)絡(luò)服務(wù)器,支持遠(yuǎn)程系統(tǒng)更新。
電路板測試系統(tǒng)
完整的文檔(參見表2)
免費(fèi)的Quartus II網(wǎng)絡(luò)版軟件,包括對(duì)Cyclone IV FPGA的支持,以及:
Nios II嵌入式設(shè)計(jì)套裝
MegaCorereg;IP庫包括PCI Express、三速以太網(wǎng)、SDI和DDR2高性能控制器MegaCore IP內(nèi)核
通過OpenCore Plus進(jìn)行IP評(píng)估
回環(huán)和調(diào)試HSMC
電源適配器和電纜
圖2.Cyclone IV GX FPGA開發(fā)套件外形圖和主要元件分布圖
The board features the following major component blocks:
■ Cyclone IV GX EP4CGX150DF31 FPGA in the 896-pin FineLine BGA (FBGA)package
■ 1.2-V core power
■ MAXreg; II EPM2210GF256 CPLD in the 256-pin FBGA package
■ 1.8-V core power
■ FPGA configuration circuitry
■ MAX II CPLD EPM2210 System Controller and flash fast passive parallel (FPP) configuration
■ Active serial configuration
■ On-board USB-BlasterTM for use with the Quartusreg; II Programmer
■ JTAG header for external USB-Blaster with the Quartus II Programmer
■ On-Board ports
■ Embedded USB-Blaster
■ One gigabit Ethernet port
■ Communication ports
■ PCI Express (PCIe) edge connector
■ 10/100/1000BASE-T Ethernet PHY with RJ-45 connector
■ Two High-Speed Mezzanine Card (HSMC) interfaces
■ On-Board memory
■ 4-MB (x16) Synchronous Static Random Access Memory (SSRAM)
■ Two 32-MB (x32) DDR2 SDRAM
■ 64-MB flash
■ On-Board clocking circuitry
■ 50.000-MHz oscillator
■ 125.000-MHz oscillator
■ SMA clock input
■ SMA clock output
■ Programmable oscillator (default: 100.000-MHz)
■ General user I/O
■ LEDs and display
■ Eight FPGA user LEDs
■ One configuration done LED
■ One error LED
■ Five Ethernet status LEDs
■ One USB status LED
■ One power status LED
■ Five configuration LEDs
■ A two-line 16-character LCD display
■ Push-Button switches
■ One CPU reset push-button switch
■ One MAX II configuration reset push-button switch
■ One program-load push-button switch—configure the FPGA from flash memory
■ One program-select push-button switch—select image to load from flash memory or serial configuration (EPCS) device
■ Four general user push-button switches
■ DIP switches
■ Board settings DIP switch
■ JTAG chain select DIP switch
■ PCIe control DIP switch
■ Configuration settings DIP switch
■ User DIP switch
■ Power supply
■ 16-V DC input
■ 2.5-mm barrel jack for DC power input
■ On/Off slide power switch
■ On-Board power measurement circuitry
■ 20-W per HSMC interface
■ Mechanical
■ PCIe small form factor board
■ Bench-top operation
評(píng)論