基于Virtex 4的雷達(dá)導(dǎo)引頭信號(hào)處理機(jī)的設(shè)計(jì)與實(shí)現(xiàn)
(4)測(cè)試結(jié)果:根據(jù)實(shí)測(cè)數(shù)據(jù)繪制的三種情況下的陣列天線方向圖如圖5~圖7所示。
由圖可知:實(shí)測(cè)天線方向圖的包絡(luò)與理想條件下的天線方向圖基本一致,從而驗(yàn)證了本設(shè)計(jì)中的數(shù)字信號(hào)處理機(jī)基本達(dá)到理想波束合成對(duì)數(shù)字電路的性能要求。但是,由于接收天線元個(gè)數(shù)較少,在信號(hào)源與陣列天線之間的夾角較小時(shí),接收天線的增益較小,導(dǎo)致DBF系統(tǒng)無法將主瓣完全調(diào)到目標(biāo)角度上。
4 結(jié)語
本文提出了一種基于FPGA的雷達(dá)數(shù)字信號(hào)處理機(jī)設(shè)計(jì),接收機(jī)采用了脈沖多普勒、數(shù)字波束形成等主流雷達(dá)技術(shù)。本文對(duì)其硬件部分的主要模塊和FPGA處理流程進(jìn)行了簡(jiǎn)要介紹。暗室中測(cè)試出的接收機(jī)的方向圖與理論值基本一致,說明接收機(jī)達(dá)到了系統(tǒng)的需求。
評(píng)論