FPGA與PCB板焊接連接問題分析
本文引用地址:http://m.butianyuan.cn/article/190714.htm
解決方案:SJ-BIST實時檢測焊接狀態(tài)
在美國銳拓集團公司(Ridgetop-Group)的創(chuàng)新發(fā)明之前,沒有很好的,已知的辦法檢測工作中的FPGA的應(yīng)力失效。目前生產(chǎn)制造中使用的目檢,光學(xué),X-光和可靠性測試等技術(shù)很難奏效,因為反映為電信號失效的故障在器件沒有加電源的情況下基本上是看不到的。通過對將要發(fā)生的失效的早期檢測,SJ-BIST支持基于條件(condition-based)的設(shè)備維護并能減少間歇性失效。其卓越的靈敏度和精確度使SJ-BIST可以在兩個時鐘周期內(nèi)發(fā)現(xiàn)和報告低至100歐姆的高電阻失效而且沒有誤報警。作為一個可縮放的解決方案,它可以附加在用戶的現(xiàn)存的測試中樞,不會額外增加資源。
銳拓集團公司的SJ-BIST是一個可以授權(quán)使用的知識產(chǎn)權(quán)內(nèi)核。它的安裝不需要工具和設(shè)備。它是一個Verilog軟內(nèi)核可以集成在用戶的FPGA中,只需在PCB上增加一個小電容以及在現(xiàn)有的測試程序中增加一小段代碼。在某些情況下,甚至電容也是不需要的。SJ-BIST會占用現(xiàn)有FPGA的門,250FPGA門就足夠了。
SJ-BIST是汽車,工業(yè)控制和航空航天市場的理想解決方案并且已經(jīng)被戴姆勒-克萊斯勒公司和美國雷神導(dǎo)彈系統(tǒng),NASA,NAVAIR等使用。醫(yī)療器械也是一個合適的應(yīng)用對象,包括起搏器,神經(jīng)刺激器和其他靠近心,腦,脊髓等可靠性要求高的設(shè)備。銳拓集團公司的電子故障預(yù)測方案可以在故障出現(xiàn)之前就對器件進行安全更換,提前采取措施,避免重大事故發(fā)生。
評論