新聞中心

EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 基于FPGA的可鍵盤控制計(jì)數(shù)電路的設(shè)計(jì)與實(shí)現(xiàn)

基于FPGA的可鍵盤控制計(jì)數(shù)電路的設(shè)計(jì)與實(shí)現(xiàn)

作者: 時(shí)間:2011-11-11 來(lái)源:網(wǎng)絡(luò) 收藏

部分源程序如下所示:

h.JPG
2.3 4位數(shù)碼管動(dòng)態(tài)掃描顯示電路
段式LED顯示器的控制方式分為靜態(tài)顯示控制和動(dòng)態(tài)顯示控制兩種。本電路設(shè)計(jì)采用動(dòng)態(tài)掃描方式,具有占用資源少,電路結(jié)構(gòu)簡(jiǎn)單等優(yōu)點(diǎn)。電路如圖6所示。外接4位共陰數(shù)碼管,其中每個(gè)數(shù)碼管的7段a、b、c、d、e、f、g都分別連在一起,4位數(shù)碼管分別由BT[3..0] 4位選通信號(hào)來(lái)選擇。被選通的數(shù)碼管顯示數(shù)據(jù),其余關(guān)閉,與此同時(shí),在段信號(hào)輸入端口加上希望在該對(duì)應(yīng)數(shù)碼管顯示的數(shù)據(jù)。隨著選通信號(hào)的循環(huán)掃描,段碼的分別輸出,利用數(shù)碼管的余暉效應(yīng),即可顯示4位數(shù)據(jù)。

本文引用地址:http://m.butianyuan.cn/article/190980.htm

i.JPG



3 仿真結(jié)果
將設(shè)計(jì)好的電路經(jīng)過(guò)編譯、引腳配置、下載到芯片EP1C12Q240。采用QUATUSⅡ6.0軟件自帶的嵌入式邏輯分析儀對(duì)目標(biāo)芯片內(nèi)部信號(hào)各節(jié)點(diǎn)進(jìn)行觀察分析,如圖7所示。實(shí)驗(yàn)中已將預(yù)置數(shù)1234置入計(jì)數(shù)器中,通過(guò)圖7可以看到此時(shí)位選信號(hào)選通第2位數(shù)碼管,顯示數(shù)據(jù)3。

j.JPG



4 結(jié)束語(yǔ)
完成了基于,應(yīng)用VHDL文本輸入和原理圖混合輸入法,實(shí)現(xiàn)預(yù)置數(shù)靈活設(shè)置的計(jì)數(shù)顯示電路。該電路設(shè)計(jì)解決了可預(yù)置數(shù)計(jì)數(shù)器從外部設(shè)備置數(shù)難的問(wèn)題,以及在電路內(nèi)部直接實(shí)現(xiàn)BCD碼計(jì)數(shù),方便,可靠,電路簡(jiǎn)單,尤其該系統(tǒng)在較惡劣環(huán)境情況下依然可以穩(wěn)定工作。


上一頁(yè) 1 2 3 下一頁(yè)

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉