新聞中心

EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 基于FPGA的通用異步收發(fā)器設(shè)計(jì)

基于FPGA的通用異步收發(fā)器設(shè)計(jì)

作者: 時(shí)間:2011-08-24 來(lái)源:網(wǎng)絡(luò) 收藏

a.JPG


2.3 接收模塊
2.3.1 接收模塊及其功能
接收模塊的作用是把收到的串行數(shù)據(jù)轉(zhuǎn)換成并行數(shù)據(jù)進(jìn)行輸出,并判斷收到的數(shù)據(jù)是否有錯(cuò)。接收模塊的引腳如圖4所示,各引腳功能見(jiàn)表2。

f.jpg


接收器進(jìn)入準(zhǔn)備接收數(shù)據(jù)狀態(tài),不斷監(jiān)視串行輸入線RXD端,如果出現(xiàn)低電平,立刻啟動(dòng)起始位檢測(cè)電路進(jìn)行確認(rèn),一旦確認(rèn)為接收到正確的起始位,則以波特率作為采樣時(shí)鐘,對(duì)每個(gè)數(shù)據(jù)位的中間位置采樣一次,并把采樣到的信息以移位方式送人接收移位寄存器RSR。接收到一幀數(shù)據(jù)位后,把串行數(shù)據(jù)轉(zhuǎn)化成并行數(shù)據(jù),并進(jìn)行奇偶校驗(yàn)、停止位、中止態(tài)的檢查。接收完畢后,DAT_READ置1。



關(guān)鍵詞: FPGA 異步收發(fā)器

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉