基于FPGA的語音存儲與回放系統(tǒng)設(shè)計
2.6 帶通濾波器和功率放大器
帶通濾波器2如圖7所示。放大器2和功率放大器如圖8所示。圖6、圖7、圖8連接起來就可以獲得音頻信號。
圖7 帶通濾波器2
圖8 放大器2和功率放大器
3.1 FPGA外部接線
FPGA外部接線如圖9所示。clk24m接24MHz晶振,cp接圖4 ADC0809 ADC電路,yy[7..0]接圖1.5 HM628128D,res接按鍵開關(guān)res為0時地址復(fù)位為0,wo接高低電平開關(guān)wo為0錄音wo為1放音,stat接高低電平開關(guān),開始錄音或放音。dout[7..O]接圖6,wr、read、adr[16..O]接圖5HM628128D,bz接發(fā)光指示燈顯示錄音或放音工作狀態(tài),其余端接圖4 ADC0809 ADC電路。
圖9 FPGA外部接線
4 結(jié)論
此課題的創(chuàng)新點在于用FPGA控制數(shù)字化語音存儲與回放,取代了以往用單片機去控制;同時此課題綜合了數(shù)電、模電、DAC、CAD、FPGA等多方面電子知識,對學生做課程設(shè)計、電子實驗有著很大的實用性。同時此課題可作為產(chǎn)品開發(fā),成本低、可靠性高,將會有一定的市場。
評論