基于FPGA的示波器圖文顯示
2.3.2 運算放大
在D/A轉換之后,我們得到的是電流信號,而需要輸入示波器的為電壓信號,因此運用運算放大器來進行轉換,同時將運放設計為可調形式,通過調節(jié)它便可以調節(jié)輸出電壓的大小,達到控制顯示幅值的目的。本設計采用LM741系列運放,其技術指標加下:本文引用地址:http://m.butianyuan.cn/article/191915.htm
3 系統(tǒng)軟件設計
基于VHDL語言的功能與靈活性,非依賴性和可移植性種種優(yōu)勢,本設計在FPGA編程上采用了VHDL語言實現(xiàn)??傮w設計思路:采用50 MHz外部時鐘控制對FPGA內部進行分頻控制,在分頻模塊的作用下得到設計所需要的時鐘信號。通過按鍵選通在ROM內部選擇要顯示的模塊部分,進行X、 Y方向掃描,得到初步的數(shù)據(jù),同時外加Z方向掃描來控制所顯圖形的亮度。通過將所有的“1”存儲在一個ROM中作為緩存,達到消除零點的目的。將ROM中的數(shù)據(jù)轉移到RAM中,通過乒乓交換操作來進行模式轉換,最后通過外圍電路輸入示波器,實現(xiàn)顯示??傮w流程圖:
4 結語
本文是基于FPGA的數(shù)字示波器圖文顯示系統(tǒng)的硬件/軟件的設計思路和設計方案。此系統(tǒng)設計完成后,測試表明系統(tǒng)可以將相應的圖形文字顯示出來,顯示的圖形和文字與預期的基本一致。該設計滿足了系統(tǒng)的需要,更重要的是具有很強的靈活性和可控性,同時使顯示更加高速度快捷,具有非常廣闊的應用前景。
評論