新聞中心

EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 基于FPGA的音頻編解碼芯片接口設(shè)計

基于FPGA的音頻編解碼芯片接口設(shè)計

作者: 時間:2009-05-22 來源:網(wǎng)絡(luò) 收藏

3.2.2 控制字轉(zhuǎn)換單元
當(dāng)START控制位置‘1’時,將控制字寄存器中的數(shù)據(jù)串行發(fā)送給WM8731,當(dāng)傳輸出現(xiàn)錯誤時,將狀態(tài)寄存器中的ACK位置1。如圖6所示。

3.2.3 數(shù)字音頻接口單元
當(dāng)讀入數(shù)字音頻標(biāo)志位C1為‘1’,接收WM873l芯片傳來的數(shù)字音頻數(shù)據(jù)并將其存入外部雙口RAM中,當(dāng)輸出數(shù)字音頻數(shù)據(jù)標(biāo)志位C2為‘1’時,將雙口RAM中的音頻數(shù)據(jù)發(fā)送給wM8731。如圖7所示。

3.3 系統(tǒng)仿真
下面給出控制器通過該驅(qū)動模塊對WM8731寫控制字的時序仿真如圖8所示。圖中各引腳定義如表2所示。

4 結(jié) 語
利用WM8731進(jìn)行接口電路的設(shè)計,實現(xiàn)了控制接口與數(shù)字音頻接口的統(tǒng)一控制,簡化了對WM8731的使用步驟,具有擴(kuò)展性好、使用簡單方便、易于升級等優(yōu)點,對其他芯片的也有一定的參考意義。


上一頁 1 2 3 下一頁

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉