新聞中心

EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > JTAG控制電路的應(yīng)用與研究

JTAG控制電路的應(yīng)用與研究

作者: 時(shí)間:2009-02-26 來(lái)源:網(wǎng)絡(luò) 收藏

那么,這個(gè)電阻究竟多大才滿足一般PCB的要求呢?一般情況使用4.7K.

  3.保證信號(hào)的驅(qū)動(dòng)能力.前面提到,電阻越小,信號(hào)的斜率越小,同時(shí)信號(hào)的驅(qū)動(dòng)能力越強(qiáng).電阻越大,信號(hào)斜率越大,同時(shí)信號(hào)的驅(qū)動(dòng)能力越弱.這一點(diǎn)在菊花鏈電路中有及其重要的重要.

菊花鏈電路

  如有多個(gè)FPGA在同一板卡中,在板卡集成度較高的情況下會(huì)采用該電路.一般情況,菊花鏈不超過(guò)3三級(jí),也就是不超過(guò)三個(gè)FPGA時(shí),可以采用上述電路.由于的信號(hào)的吸電流較大,加上PCB走線的功率損耗,可以通過(guò)調(diào)節(jié)上/下拉電阻的方式來(lái)調(diào)節(jié)信號(hào)的驅(qū)動(dòng)強(qiáng)度.

  如果菊花鏈超過(guò)三級(jí),也就是超過(guò)三個(gè)FPGA.則推薦使用Buffer增強(qiáng)JTAG各個(gè)信號(hào)的驅(qū)動(dòng)強(qiáng)度


上一頁(yè) 1 2 下一頁(yè)

關(guān)鍵詞: JTAG 控制電路

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉