基于QuickUSB的數(shù)據(jù)采集系統(tǒng)
CY7C68013A原理圖設(shè)計(jì)如圖3所示。其中包括9根地址線(GPIF_ADR0~8),16根數(shù)據(jù)線(PPB0~7、PPD0~7),以及相應(yīng)的控制線。本文引用地址:http://m.butianyuan.cn/article/194822.htm
FPGA與CY7C68013A連接軟件界面如圖4所示。配合CY7C68013A設(shè)計(jì)編寫的相應(yīng)讀寫控制時(shí)序,能夠與PC端進(jìn)行通信,同時(shí)根據(jù)獲得的控制命令來對(duì)ADC進(jìn)行操作,并將獲得的數(shù)據(jù)從FIFO中讀取出來,傳遞到PC端。
評(píng)論