新聞中心

EEPW首頁(yè) > 測(cè)試測(cè)量 > 設(shè)計(jì)應(yīng)用 > Cortex-M3內(nèi)核浮點(diǎn)型運(yùn)算的研究與實(shí)現(xiàn)

Cortex-M3內(nèi)核浮點(diǎn)型運(yùn)算的研究與實(shí)現(xiàn)

作者: 時(shí)間:2011-03-11 來(lái)源:網(wǎng)絡(luò) 收藏


3.4 型數(shù)據(jù)比較
型數(shù)據(jù)存儲(chǔ)的格式來(lái)看,可以把數(shù)按照有符號(hào)整型數(shù)據(jù)來(lái)比較大小。比較的結(jié)果:相等輸出O,大于輸出1,小于輸出-1。

本文引用地址:http://m.butianyuan.cn/article/195058.htm

4 測(cè)試結(jié)果
利用基于3的STM32F103VET6處理器測(cè)試浮點(diǎn)型的速度,處理器的工作頻率為72 MHz,測(cè)試的方法為:每完成一次浮點(diǎn)型,處理器的一引腳變化一次電平。經(jīng)測(cè)試,變化一次電平耗時(shí)153ns。圖2、圖3是對(duì)乘法和除法運(yùn)算的測(cè)試結(jié)果。從圖中可以看出,乘法的運(yùn)算速率約為0.717μs/次,除法的運(yùn)算速率約為0.957μs/次。可見,運(yùn)算速率比較高,精度較高,可以滿足實(shí)際應(yīng)用要求。

e.JPG

f.JPG

結(jié)語(yǔ)
測(cè)試結(jié)果表明,在3上實(shí)現(xiàn)浮點(diǎn)型運(yùn)算,可以達(dá)到所要求的精度,運(yùn)算速度較快,具有較高的實(shí)時(shí)性。本文提出的浮點(diǎn)型運(yùn)算的處理方法在基于3的處理器上有著較高的應(yīng)用價(jià)值。希望對(duì)從事這方面的人員有所幫助。


上一頁(yè) 1 2 3 下一頁(yè)

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉