新聞中心

EEPW首頁 > 測(cè)試測(cè)量 > 設(shè)計(jì)應(yīng)用 > 基于ARM9電能質(zhì)量監(jiān)測(cè)儀的數(shù)據(jù)采集

基于ARM9電能質(zhì)量監(jiān)測(cè)儀的數(shù)據(jù)采集

作者: 時(shí)間:2010-03-11 來源:網(wǎng)絡(luò) 收藏

抗混疊濾波器的作用,是將輸入信號(hào)中的高頻分量濾除,以防止被測(cè)信號(hào)的高頻干擾與有用的低頻信號(hào)發(fā)生混疊,影響測(cè)量精度。抗混疊濾波采用壓控電壓源二階低通濾波器,如圖3所示??紤]到本裝置需要監(jiān)測(cè)1~50次諧波,要求在50~50×50 Hz頻率范圍內(nèi)的幅頻特性曲線越平坦越好。

本文引用地址:http://m.butianyuan.cn/article/195501.htm


1.2 A/D轉(zhuǎn)換
因?yàn)樵跍y(cè)量電網(wǎng)的三相不平衡參數(shù)時(shí),要用到中性線的電壓和電流,雖然從理論上,可以通過相電壓和相電流算出中性線的電壓和電流值,但是,測(cè)量值應(yīng)該更加接近物理現(xiàn)實(shí)。所以,最好同時(shí)測(cè)量電網(wǎng)中用戶公共連接點(diǎn)的三相電壓、三相電流和中性線的電壓與電流,共計(jì)8路模入信號(hào)。多路信號(hào)的同步采樣可以有效克服因通道轉(zhuǎn)換而產(chǎn)生的相差問題,所以A/D應(yīng)該選用8路同步采樣芯片。美信公司的MAX1320和MAX1324都是適合上述設(shè)計(jì)要求的專用芯片,MAX1324的模入電壓范圍為±10 V,比MAX1320芯片的輸入電壓范圍寬。在同樣干擾和噪聲條件下,A/D轉(zhuǎn)換的相對(duì)精度會(huì)高一些,所以采用MAX1324,它內(nèi)部集成了8個(gè)獨(dú)立的采樣保持器和8通道的多路開關(guān),容易實(shí)現(xiàn)8路模擬量的瞬時(shí)采集,其轉(zhuǎn)換結(jié)果以補(bǔ)碼的形式按順序輸出。
對(duì)于一個(gè)已經(jīng)給定轉(zhuǎn)換位數(shù)的ADC,它對(duì)信號(hào)所能離散數(shù)據(jù)位的電平值是確知的,14位MAX125提供214級(jí)的離散電平為2×10 V/214≈1.22 mV,相對(duì)分辨率可達(dá)±0.025%。在國(guó)家諧波測(cè)量標(biāo)準(zhǔn)中,對(duì)于規(guī)定的畸變率,電流的測(cè)量精度要求相對(duì)高一些,考慮到各種情況,實(shí)踐亦證明采用14位的ADC是完全可以滿足諧波測(cè)量的設(shè)計(jì)要求的。
的ARM處理器芯片S3C2410A內(nèi)部還帶有8通道1O位的A/Dc。根據(jù)上述分析可知,10位A/D難以滿足諧波對(duì)的要求,而且該A/DC也不具備同步采樣功能。然而在測(cè)量電網(wǎng)基波的頻率時(shí),國(guó)家標(biāo)準(zhǔn)要求對(duì)工頻的測(cè)量精度是50±0.01 Hz,這意味著在一個(gè)周期內(nèi),要采集50÷0.0l=5 000個(gè)點(diǎn)以上,所以A/D轉(zhuǎn)換時(shí)間在20 ms/5 000=4μs以下。頻率測(cè)量對(duì)幅值的精度要求并不高,只要能夠正常判斷正負(fù)值即可。ARM芯片內(nèi)10位A/D的轉(zhuǎn)換速度最高可達(dá)500 ksps(2μs),所以,用以測(cè)量電網(wǎng)的基波頻率正合適。這樣,MAX1324和ARM內(nèi)的A/DC分別用作諧波和頻率測(cè)量就各盡所能了。
1.3 MAX1324與處理器S3C2410的硬件接口
MAX1l324與處理器S3C2410的接口如圖4所示,MAX1324的模擬供電電壓是5 V,而MAX1324允許的數(shù)字供電電壓范圍為2.7~5.25 V,圖中是3.3 V。這樣,可以不用電平轉(zhuǎn)換而直接與S3C2410的數(shù)字I/O接口相連。


在進(jìn)行時(shí),操作過程分為以下3步:(1)首先要將MAX1324的工作方式設(shè)置為8個(gè)通道的瞬時(shí)采樣,引腳ALLON接高電平,拉低和時(shí),向數(shù)據(jù)線D0~D7寫入全“1”,這樣8個(gè)通道就能都被選中,實(shí)現(xiàn)同步ADC;(2)拉低ARM的GPAl2端子,使CONVST引腳為低電平,輸入信號(hào)在采樣保持器達(dá)到穩(wěn)定的電平后,再由CONVST的上升沿開始啟動(dòng)A/D,這里的多通道轉(zhuǎn)換是按通道號(hào)由低到高的順序進(jìn)行,當(dāng)最后一個(gè)通道的轉(zhuǎn)換結(jié)束后,所有通道轉(zhuǎn)換結(jié)束信號(hào)跳變?yōu)榈碗娖?,轉(zhuǎn)換結(jié)果先儲(chǔ)存于片內(nèi)對(duì)應(yīng)的14位×8的SRAM中;(3)讀取模數(shù)轉(zhuǎn)換結(jié)果數(shù)據(jù),其方式有兩種:一種是查詢方式,MAX1324的引腳接到S3C2410的一個(gè)I/0引腳上,S3C2410啟動(dòng)A/D轉(zhuǎn)換后,不斷地查詢這個(gè)I/0引腳是否為低電平,以判斷轉(zhuǎn)換是否結(jié)束,然后再依次讀取轉(zhuǎn)換后的數(shù)字信號(hào);另一種是中斷方式,MAX1324的引腳直接接到S3C2410的一個(gè)外部中斷引腳上,一旦轉(zhuǎn)換結(jié)束,則向S3C2410申請(qǐng)中斷,S3C2410就會(huì)進(jìn)入中斷服務(wù)程序,依次讀取MAX1324轉(zhuǎn)換后的數(shù)據(jù)。為了提高CPU的使用效率,采用中斷方式,圖4中MAX1324的引腳接到S3C2410的外部中斷EINT3的引腳上。當(dāng)A/D數(shù)據(jù)轉(zhuǎn)換結(jié)束后,就會(huì)向S3C2410的EINT3發(fā)出低電平,當(dāng)EINT3引腳為低電平時(shí),就會(huì)先后向MAX1324的引腳發(fā)出8個(gè)讀脈沖,控制選通引腳分時(shí)讀取MAX1324轉(zhuǎn)換后的8個(gè)通道ADC數(shù)據(jù)。



評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉