模擬工程—電路設計指導手冊:運算放大器②
設計目標
設計說明
此設計將放大 Vi1 和 Vi2 之間的差異并輸出單端信號,同時抑制共模電壓。儀表放大器能否以線性模式運行取決于其主要構建塊(即運算放大器)能否以線性模式運行。當輸入和輸出信號分別處于器件的輸入共模和輸出擺幅范圍內(nèi)時,運算放大器以線性模式運行。這些范圍取決于用于為運算放大器供電的電源電壓。
設計說明
1. Rg 設置電路的增益。
2. 高電阻值電阻器可能會減小電路的相位裕度并在電路中產(chǎn)生額外的噪聲。
3. R4 和 R3 的比率可設置在刪除 Rg 后的最小增益。
4. R2 /R1 和 R4 /R3 的比率必須一致,以避免降低儀表放大器的直流 CMRR 并確保 Vref 增益為 1V/V。
5. 能否以線性模式運行取決于所使用的分立式運算放大器的輸入共模和輸出擺幅范圍。線性輸出擺幅范圍 在運算放大器數(shù)據(jù)表中 AOL 測試條件下指定。
設計步驟
1.此電路的傳遞函數(shù)。
Vo = ViDff * G + Vref = (Vi2 - Vi1) * G + Vref
when Vref = 0 the transfer function simplifies to the following equaction:
Vo = (Vi2 - Vi1) *G
where G is the gain of the instrumentation amplifier and G = 1 +
2. 選擇 R4 和 R3 以設置最小增益。
Gmin = 1 +
Choose R4 = 20 kΩ
Gmin = 1 +
R3 = = 5 kΩ → R3 = 5.1 kΩ (Standard Value)
3. 選擇 R1 和 R2。確保 R1 /R2 和 R3 /R4 的比率一致,以將應用于基準電壓的增益設置為 1V/V。
R1 = R3 = 5.1 kΩ & R2 = R4 = 20 kΩ(標準值)
4. 選擇 Rg 以實現(xiàn)所需的最大增益 G = 10 V/V。
G = 1 + = 1 + = 10 V/V
Rg = 8 kΩ → Rg = 7.87 kΩ(標準值)
設計仿真
直流仿真結果
瞬態(tài)仿真結果
設計采用的運算放大器
設計備選運算放大器
三級運算放大器儀表放大器電路
設計目標
設計說明
此設計使用 3 個運算放大器構建分立式儀表放大器。電路將差動信號轉換為單端輸出信號。儀表放大器能否以線性模式運行取決于其構建塊(即運算放大器)能否以線性模式運行。當輸入和輸出信號分別處于器件的輸入共模和輸出擺幅范圍內(nèi)時,運算放大器以線性模式運行。這些范圍取決于用于為運算放大器供電的電源電壓。
設計說明
1. 使用精密電阻器實現(xiàn)高直流 CMRR 性能
2. R10 設置電路的增益。
3. 向輸出級添加隔離電阻器以驅動大電容負載。
4. 高電阻值電阻器可能會減小電路的相位裕度并在電路中產(chǎn)生額外的噪聲。
5. 能否以線性模式運行取決于所使用的分立式運算放大器的輸入共模和輸出擺幅范圍。線性輸出擺幅范圍在運算放大器數(shù)據(jù)表中 AOL 測試條件下指定。
設計步驟
1. 此電路的傳遞函數(shù):
2. 選擇反饋環(huán)路電阻器 R5 和 R6:
Choose R5 = R6 = 10kΩ (Standard Value)
3. 選擇 R1、R2、R3 和 R4。要將 Vref 增益設置為 1V/V 并避免降低儀表放大器的 CMRR,R4/R3 和 R2/R1的比值必須相等。
Choose R1 = R2 = R3 = R4 = 10Ω(Standard Value)
4. 計算 R10 以實現(xiàn)所需的增益:
G = (Standard Value)
R4 = R3 = 10kΩ
(1)
5. 要檢查共模電壓范圍,請從參考文獻 [5] 中下載并安裝程序。通過為內(nèi)部放大器具有所選放大器(在本例 中為 TLV172)所定義的共模范圍、輸出擺幅和電源電壓范圍的三級運算放大器 INA 添加代碼,對安裝 目錄中的 INA_Data.txt 文件進行編輯。此設計中沒有 Vbe 變化,并且輸出級差動放大器的增益為 1V/V。 默認電源電壓和基準電壓分別為 ±15V 和 0V。運行程序并相應地設置增益和基準電壓。結果 VCM 與VOUT圖近似于分立式 INA 的線性運行區(qū)域。
設計仿真
直流仿真結果
瞬態(tài)仿真結果
設計采用的運算放大器
TLV171 | |
Vss | 4.5V — 36V |
VinCM | (V-)-0.1V<Vin<(V+)-2V |
Vout | 軌至軌 |
Vos | 0.25mV |
lq | 475μA |
lb | 8pA |
UGBW | 3MHz |
SR | 1.5V/μs |
通道數(shù) | 1、2、4 |
設計備選運算放大器
器件型號 | OPA172 | OPA192 |
Vss | 4.5V — 36V | 4.5V — 36V |
VinCM | (V-)-0.1V<Vin<(V+)-2V | Vee-0.1V—Vcc+0.1V |
Vout | 軌至軌 | 軌至軌 |
Vos | 0.2mV | ±5μV |
lq | 1.6mA | 1mA/通道 |
lb | 8pA | 5pA |
UGBW | 10MHz | 10MHz |
SR | 10V/μs | 10V/μs |
通道數(shù) | 1、2、4 | 1、2、4 |
評論