新聞中心

EEPW首頁 > 模擬技術(shù) > 設(shè)計應(yīng)用 > 嵌入式新利器 性能功耗完美體

嵌入式新利器 性能功耗完美體

作者: 時間:2013-12-04 來源:網(wǎng)絡(luò) 收藏

由于系統(tǒng)設(shè)計日益復(fù)雜且對運算效能的要求大幅提高,為全方位滿足客戶對執(zhí)行效率、面積、功耗的高要求,新思科技公司日前發(fā)布其全新DesignWare ARC HS處理器,具有高度的可配置性、延展性,能提供豐富的設(shè)計彈性,同時能夠提供超過4200DMIPS的性能,而功耗小于85毫瓦,堪稱高階系統(tǒng)開發(fā)的設(shè)計新利器。

  據(jù)悉,新思科技此次推出的32位ARC HS34和HS36處理器是基于擴展ARCv2架構(gòu)的高速、低功耗處理器系列的首批成員、是迄今為止性能最高的ARC處理器內(nèi)核,在采用典型的28納米(nm)硅工藝時,可提供高達2.2GHz 的速度和1.9 DMIPS/MHz的性能。即使是延用上一代制造工藝,不管是在主打高效能優(yōu)勢的40納米泛用型制程(40G)還是主打低耗電量優(yōu)勢的40納米低耗電制程(40LP)下ARC HS亦有不俗表現(xiàn)。

  嵌入式新利器 性能功耗完美體

  應(yīng)對效能新需求

  新思科技亞太區(qū)解決方案事業(yè)群應(yīng)用工程經(jīng)理劉庭墉先生介紹到,現(xiàn)階段系統(tǒng)對處理器性能、功耗管理提出新的要求,兼具高效能與低功耗,同時富有極大的設(shè)計彈性的處理器才能夠順應(yīng)設(shè)計需求,32位ARC HS34和HS36處理器能夠同時滿足上述要求,而且兼顧產(chǎn)品面積,在采用典型28納米工藝時的硅片面積僅為0.15平方毫米,這使得HS處理器能夠在未來的便攜式智能設(shè)備上大有可為。另外,HS處理器專門針對在完成高速數(shù)據(jù)和信號處理任務(wù)時的功率效率(DMIPS/mW)和面積效率(DMIPS/mm2)進行了優(yōu)化。這種優(yōu)化使它們非常適合于系統(tǒng)級芯片(SoC)中的嵌入式以及深度嵌入式處理器,這些SoC可用于諸如固態(tài)硬盤、連網(wǎng)設(shè)備、汽車控制器、媒體播放器、數(shù)字電視、機頂盒和家庭聯(lián)網(wǎng)產(chǎn)品等。

  嵌入式新利器 性能功耗完美體

  圖1:新思科技亞太區(qū)解決方案事業(yè)群應(yīng)用工程經(jīng)理劉庭墉先生

  現(xiàn)在,ARC系列處理器已經(jīng)在嵌入式IP市場占據(jù)19%的份額,應(yīng)用方面,在SSD存儲領(lǐng)域占有巨大的市場份額。另外,據(jù)研究機構(gòu)Linley Group的資料表明,在相同的功耗下,ARC HS34的效能表現(xiàn)約是ARM Cortex-R5及MIPS InterAptiv的三倍,這種強大的優(yōu)勢能夠有效滿足嵌入式系統(tǒng)對處理器效能愈來愈嚴苛的要求,將有助新思科技ARC架構(gòu)進一步擴大在嵌入式系統(tǒng)市場的占有率。

  嵌入式新利器 性能功耗完美體

  圖2:28 HPM制程工藝下的性能比較

  新思科技資深應(yīng)用工程師王偉先生亦指出,ARC HS處理器支持亂時序執(zhí)行,能夠最大限度的減少指令間的依賴(如數(shù)據(jù)依賴等)對處理器性能的影響,可以使處理器中的執(zhí)行單元盡量少的處在等待狀態(tài),大大提高了處理器的運行效率。

  嵌入式新利器 性能功耗完美體

  圖3:新思科技資深應(yīng)用工程師王偉先生

  ARC HS 處理器在提升高數(shù)據(jù)吞吐量和降低系統(tǒng)延遲方面也有很多優(yōu)勢,首先ARC HS 處理器支持64位的數(shù)據(jù)load/store 指令,相較于僅支持32位數(shù)據(jù)load/store的處理器,會大幅提高數(shù)據(jù)吞吐量。其次,ARC HS處理器還支持自定義指令和自定義IO,允許客戶在ARC HS 處理器上定義私有的IO總線,并交由自定義指令處理,這樣也會大大提高數(shù)據(jù)吞吐量。

ARC HS 處理器在降低系統(tǒng)延遲方面的優(yōu)化:

linux操作系統(tǒng)文章專題:linux操作系統(tǒng)詳解(linux不再難懂)

上一頁 1 2 下一頁

關(guān)鍵詞: 嵌入式 性能功耗

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉