ADS設(shè)計(jì)藍(lán)牙低噪聲放大器LNA
本篇論文提出一個(gè)操作在1.8V 供應(yīng)電壓,應(yīng)用于射頻(radio frequency)接收端的低雜訊放大器(low-noise amplifier, LNA),放大器適用于無線藍(lán)芽系統(tǒng)2.4GHz 頻段。LNA 採用單端(single ended)、串疊(cascode)的結(jié)構(gòu),并且為了節(jié)省整體面積以及后級(jí)電路整合度的考量而使用on-chip 螺旋電感(spiral inductors)。本論文使用Advanced Design System(ADS)模擬軟體,配合高整合性的TSMC CMOS(互補(bǔ)式金氧電晶體)0.18μm 的Model 來模擬電路。論文中的前端低雜訊放大器設(shè)計(jì)主要是符合藍(lán)芽系統(tǒng)應(yīng)用需求,除了低功率消耗,低雜訊放大器的輸出入阻抗、功率增益、隔絕度、線性度也是設(shè)計(jì)的考量,利用調(diào)整LNA 的電路來達(dá)成電路整體的最佳效能。其模擬結(jié)果功率消耗約為10mW、雜訊指數(shù)2.6dB、1dB 壓縮點(diǎn)-24dBm、功率增益16.4dB 及非常良好的輸出入阻抗。
電子管相關(guān)文章:電子管原理
評(píng)論