模擬IC未使用的引腳,該怎么辦
模擬IC上的未使用引腳可能會(huì)通過(guò)靜電放電(ESD)而大大提高器件過(guò)早失效的風(fēng)險(xiǎn)。盡管不用的輸出端可以不用連接,而且一般也如此,但無(wú)論這個(gè)引腳是模擬的還是數(shù)字的,通常最好連接到一個(gè)電源。在單電源系統(tǒng)中,通常是連接到是負(fù)電源,即“地”,在雙電源系統(tǒng)中則是中間電源軌,但也有一些重要的例外情況。務(wù)必閱讀淺顯易懂的數(shù)據(jù)手冊(cè)2,按照其中的建議行事。然而,如果其中沒(méi)有涉及到這一內(nèi)容,接地通常是極佳做法。
未使用的放大器輸入端是一個(gè)重要的例外情況。將放大器未使用的輸入端接地可能會(huì)增加功耗。因此,這種情況下的極佳做法,常常也是唯一安全的做法,是將放大器接成緩沖器,將該輸入端連接到兩個(gè)電源軌之間的某一電位。
CMOS開(kāi)關(guān)和多路復(fù)用器是對(duì)稱器件,其信號(hào)輸入端和輸出端是可以互換的,因此所有未使用的引腳都應(yīng)被視為輸入,而不是輸出。所以,這些引腳都應(yīng)接地。
內(nèi)部上拉或下拉電阻將輸入端上拉至正電源或下拉至地。如果未使用的輸入端具有這樣的一個(gè)電阻,則不需要進(jìn)行連接。然而,如果連接該引腳,則應(yīng)將它與其電阻一樣連接到同一電源,因?yàn)槿魏纹渌B接都會(huì)導(dǎo)致電流流入電阻,帶來(lái)功耗(該功耗可能相當(dāng)小,但只要可能就應(yīng)避免任何浪費(fèi))。
特別要注意未使用的邏輯輸入,因?yàn)樵诓皇褂脮r(shí),某些邏輯輸入必須連接到邏輯1。此外,某些邏輯輸入具有三種狀態(tài),而不是兩種,開(kāi)路條件也被定義為一種邏輯狀態(tài),這種輸入可能需要保持不連接。
評(píng)論