新聞中心

EEPW首頁 > 模擬技術 > 設計應用 > 時域時鐘抖動分析(上)二

時域時鐘抖動分析(上)二

作者: 時間:2012-09-29 來源:網(wǎng)絡 收藏
SPACE: normal; LETTER-SPACING: normal; BACKGROUND-COLOR: rgb(255,255,255); orphans: 2; widows: 2; -webkit-text-size-adjust: auto; -webkit-text-stroke-width: 0px">  若想要驗證時鐘相位噪聲是否需要整合至時鐘輸入帶寬,則需建立另一個實驗。ADS54RF63 再次工作在 122.88 MSPS,其輸入信號為 1GHz,以確保 SNR 得到控制。我們利用一個 RF 放大器,生成 50MHz 到 1GHz 的寬帶白噪聲,并將其添加至采樣時鐘,如圖 9 所示。之后,我們使用幾個不同低通濾波器 (LPF) 來限制添加至時鐘信號的噪聲量。

  ADS54RF63 的時鐘輸入帶寬為 ~2 GHz,但由于 RF 放大器和變壓器都具有 ~1 GHz 的 3-dB帶寬,因此有效 3-dB 時鐘輸入帶寬被降低至 ~500 MHz?!氨?2”所示測得 SNR 結果證實,就本裝置而言,實際時鐘輸入帶寬約為 500MHz。圖 10 所示 FFT 對比圖進一步證實了 RF 放大器的寬帶噪聲限制了噪聲層,并降低了 SNR。

  該實驗表明,時鐘相位噪聲必需非常低或者帶寬有限,較為理想的情況是通過一個很窄的帶通濾波器。否則,由系統(tǒng)時鐘帶寬設定的整合上限會極大降低 ADC 的 SNR。

  

時域時鐘抖動分析(上)二

  

時域時鐘抖動分析(上)二

  

時域時鐘抖動分析(上)二

  結論

  本文介紹了如何準確地估算采樣時鐘,以及如何計算正確的上下整合邊界?!暗?2 部分”將會介紹如何使用這種估算方法來推導 ADC 的 SNR,以及所得結果與實際測量結果的對比情況。


上一頁 1 2 3 下一頁

關鍵詞: 時域時鐘 抖動

評論


相關推薦

技術專區(qū)

關閉