新聞中心

EEPW首頁 > 模擬技術(shù) > 設(shè)計應(yīng)用 > 基于門控時鐘的低功耗電路設(shè)計方案

基于門控時鐘的低功耗電路設(shè)計方案

作者: 時間:2012-02-16 來源:網(wǎng)絡(luò) 收藏
,得到如圖5所示的分析結(jié)果。

  

布局布線完成后的功耗分析結(jié)果

  由圖5可知, 采用技術(shù)后的設(shè)計總體功耗下降了22. 6 %。其中, 開關(guān)功耗下降了63. 2 % ,內(nèi)部功耗下降了21. 9 %,體現(xiàn)了引入技術(shù)的優(yōu)勢,因?yàn)?a class="contentlabel" href="http://m.butianyuan.cn/news/listbylabel/label/門控時鐘">門控時鐘主要用于降低動態(tài)功耗,泄露功耗略有下降。總功耗由原來的1 mW降低至778 uW,功耗降低效果非常明顯。除此之外,芯片核的面積也略有減小。

  3 結(jié)語

  越來越多低功耗設(shè)計方法的出現(xiàn)為低功耗設(shè)計提供了無限的空間。門控時鐘技術(shù)作為當(dāng)前比較成熟的一種低功耗方法,已經(jīng)得到普遍應(yīng)用。本設(shè)計全面講述了門控時鐘的后端實(shí)現(xiàn)方法,并提出了一種門控控制項(xiàng)的設(shè)置方法,解決了由其引起的時鐘偏移問題,對VLSI深亞微米物理層的實(shí)現(xiàn)有一定的實(shí)用價值。


上一頁 1 2 3 下一頁

關(guān)鍵詞: 門控時鐘 低功耗電路

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉