新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > Altera為Nois II處理器提供C語言硬件加速工具

Altera為Nois II處理器提供C語言硬件加速工具

作者: 時間:2011-02-16 來源:網絡 收藏
Altera公司今天宣布為NiosII系統(tǒng)開發(fā)人員提供新的效能工具Nios?IIC語言至硬件加速(C2H)編譯器,該工具能夠有效的提高嵌入式軟件的性能。由于越來越多的嵌入式設計使用了FPGA,因此,NiosIIC2H編譯器的目的是幫助嵌入式系統(tǒng)開發(fā)人員提高效率,實現成功的設計。作為NiosIIC2H編譯器的一部分,Altera還允許第三方工具供應商使用其系統(tǒng)級基本結構,包括Quartus?IISOPCBuilder工具,以促進多種電子系統(tǒng)級(ESL)設計工具的開發(fā)。

NiosIIC2H編譯器利用Altera系統(tǒng)級基本結構來切實提高多種實際應用的性能。這一新工具能夠將對性能要求較高的C語言例程自動轉換為硬件加速器,集成到基于FPGA的NiosII子系統(tǒng)中,從而使開發(fā)時間由幾星期縮短到幾分鐘。

NiosIIC2H編譯器支持標準ANSIC代碼,可加速實現多種應用程序,提高其運行效率,包括訪問本地、外部存儲器和外設等。它利用QuartusIISOPCBuilder工具生成的寬帶Avalon?互聯架構,能夠成功的處理外部存儲器操作,例如,指針分散和數組訪問等。NiosIIC2H編譯器分析程序要加速實現的存儲器接口類型,生成硬件加速器邏輯以及合適的Avalon主機和從機接口,達到與存儲器延時的匹配。這樣,分擔了NiosII處理器的數據計算和存儲器訪問功能,使處理器能夠更好的處理其他任務。由于Avalon互聯架構并沒有限制主機和從機的數量,因此,NiosIIC2H編譯器可以根據轉換目標代碼的要求,產生多個存儲器自治硬件加速器。

NiosIIC2H編譯器幫助NiosII用戶以最少的資源占用來達到提高系統(tǒng)性能的目的。實際上,與未加速軟件相比,NiosIIC2H編譯器的性能提高了10到45倍,而占用的額外邏輯資源僅比處理器本身多出0.7至2.0倍,適用于多種軟件應用,包括自相關、位分配、卷積編碼、色彩空間轉換和快速傅立葉變換(FFT)等。

NiosIIC2H編譯器是基于Eclipse的NiosII集成開發(fā)環(huán)境(IDE)中的一個插件,NiosII軟件開發(fā)人員對其界面非常熟悉。NiosIIC2H編譯器實現的所有硬件加速生成任務都可以在NiosIIIDE中進行調用、運行,確保用戶使用同一個工具完成整個加速流程。編好應用程序后,用戶使用NiosIIC2H編譯器,右鍵單擊加速對時間要求高的功能,便可以生成自動鏈接至軟件流程的硬件加速器。

為加強Altera與合作伙伴今后的工作,建立多種ESL工具以及能夠共同使用的方法,Altera開放了SOPCBuilder系統(tǒng)級開發(fā)工具和NiosIIIDE的應用程序接口(API)。因此,合作伙伴可以利用Altera新的NiosIIC2H編譯器系統(tǒng)基本結構,更迅速的進行工具開發(fā),例如存儲器延遲察覺和主機從機接口判斷等。

NiosIIC2H編譯器目前向客戶提供beta版,2006年5月正式交付。該工具以NiosIIIDE集成插件的形式交付。


評論


相關推薦

技術專區(qū)

關閉