新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 無線傳感器網(wǎng)絡(luò)SOC芯片的低功耗設(shè)計

無線傳感器網(wǎng)絡(luò)SOC芯片的低功耗設(shè)計

作者: 時間:2009-01-09 來源:網(wǎng)絡(luò) 收藏

5. RTL級及物理設(shè)計的低功耗實現(xiàn)

RTL級物理設(shè)計低功耗實現(xiàn)跟選用的EDA軟件有很大關(guān)系。在0.35um CMOS工藝下,采用synopsys的Design Compiler進行低功耗綜合,布局布線基于Cadence的SOC Encounter平臺。用Cadence的Voltage Storm對其進行門級功耗分析,動態(tài)功耗為103.6617mw。

6. 結(jié)束語

器網(wǎng)絡(luò)SOC芯片與傳統(tǒng)的MSP430+TRF6903方案比較起來更有優(yōu)勢,前者在可靠性,功耗,面積方面都更好。此方案在FPGA驗證平臺上驗證成功,設(shè)計的工作頻率為20Mhz,速度傳輸率達到64kbps,滿足了器網(wǎng)絡(luò)傳輸速度要求;并在Cadence的數(shù)字后端平臺實現(xiàn)芯片的后端設(shè)計,工作頻率可達到100Mhz。

參考文獻:

[1] 吳微威,王衛(wèi)東,衛(wèi)國.基于超寬帶技術(shù)的
器網(wǎng)絡(luò).中興通訊技術(shù),2005.4

[2] 戴紅衛(wèi),郭煒,韓澤耀.一款低功耗芯片的時鐘管理策略.微電子學(xué)與計算,2005 Vol.22 No.3

[3] 王祚棟,魏少軍.SOC時代低功耗設(shè)計的研究與進展.微電子學(xué),2005 Vol.35 No.2

[4] Keshab K.Parhi.VLSI Digital Signal Processing
Systems Design and Implementation.機械工業(yè)出版社,2003

[5] 陸希玉,唐昆,崔慧娟.基于嵌入式系統(tǒng)的低功耗設(shè)計.微計算機信息,2005 No.20


上一頁 1 2 3 下一頁

關(guān)鍵詞: SoC 無線傳感

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉