新聞中心

EEPW首頁 > 電源與新能源 > 設計應用 > 輸出電壓保持時間

輸出電壓保持時間

作者: 時間:2012-10-29 來源:網(wǎng)絡 收藏

  ■ 概 要

  是指當電源回路的輸入部被停止供電后,。微處理器或RAM等的Backup電路也是電壓保持電路。依據(jù)電壓來選用諸如大容量的電容或

  鋰電池。至于電容,其容量與電壓保持時間有很大的關系。此次介紹保持時間與電容容量的關系。

  ■ 原理

  若要保持輸出電壓,輸出電容就須蓄能。然而當有負載連接輸出時,輸出電容儲存的能量總會以負載電流的形式被釋放。這個放電特性是由C x R 的時間常數(shù)決定的,電壓保持時間也同樣受此影響。在升壓電路中,當輸出時間短且不考慮輸出電壓下降的情況時,可以用增大輸出電容的容量這種簡單的方法解決。為了避免出現(xiàn)輸出電壓降低的情況,可加大輸入電容的容量。

  如果當外部的電源供電停止時,輸入電容可給相鄰的元器件供電,使可以正常工作,電路輸出電壓也不會下降。

  電容單位時間內(nèi)的蓄電量,可由下式表示。


  公式表明,儲能主要依存于電容的外加電壓和電容的容量值。

  ■ 例題計算

  下圖給出輸入輸出條件的設定。

  VIN=5.0V,VOUT=3.3V,IOUT=0.15A,

  η=0.8

  輸出電壓保持時間(t): 0.07S

  首先,求出輸出功率:


  其次,為了保持0.495W的輸出功率,可求出相應的輸入功率。



  通過下式求出能夠滿足輸入功率要求的輸入電容的容值。


  將“VIN =5.0〔V〕,WIN =0.62〔W〕,t=0.07”代入上式。

  因此,當CIN = 30 [mF]或更高時,在外部電源供電停止后,輸出電壓可保持0.07秒以上。

  ■ 電路圖



評論


相關推薦

技術專區(qū)

關閉