新聞中心

EEPW首頁(yè) > 電源與新能源 > 設(shè)計(jì)應(yīng)用 > 一種輸出可調(diào)CMOS帶隙基準(zhǔn)源

一種輸出可調(diào)CMOS帶隙基準(zhǔn)源

作者: 時(shí)間:2011-04-10 來(lái)源:網(wǎng)絡(luò) 收藏
0110410050951549.gif">

從圖2可以看出當(dāng)1.25 V輸出時(shí),基準(zhǔn)電壓對(duì)VDD的偏差為一個(gè)正值:20 mV/V,這個(gè)值相對(duì)于分壓型電路,偏差值幾乎完全不受電源電壓的影響,達(dá)到了設(shè)計(jì)要求。從圖3可以看出,基準(zhǔn)電壓對(duì)溫度的偏差為負(fù)溫度系數(shù),為-1.37 mV/℃。
同樣,當(dāng)250 mV輸出時(shí)對(duì)VDD的偏差為20 mV/V,這個(gè)值和1.25 V輸出時(shí)對(duì)電源電壓偏差值匹配良好,即說(shuō)明本設(shè)計(jì)不論輸出基準(zhǔn)是多少伏,基準(zhǔn)電壓受VDD影響是一個(gè)定值。而基準(zhǔn)電壓在250 mV輸出時(shí)對(duì)溫度的偏差為一個(gè)負(fù)值,為-0.29 mV/℃。這個(gè)值較1.25 V輸出時(shí)降低了很多,說(shuō)明此電路當(dāng)輸出基準(zhǔn)越小時(shí),得到的溫度特性越好。
從仿真結(jié)果可以看出輸出電壓穩(wěn)定性良好,滿足本設(shè)計(jì)要求。
本設(shè)計(jì)是在傳統(tǒng)帶隙基準(zhǔn)電壓源理論的基礎(chǔ)上,對(duì)電路進(jìn)行改進(jìn)而得到



評(píng)論


技術(shù)專區(qū)

關(guān)閉