新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > MAX121與TMS320VC5402在高速數(shù)據(jù)采集中的接口設計

MAX121與TMS320VC5402在高速數(shù)據(jù)采集中的接口設計

作者: 時間:2012-04-11 來源:網(wǎng)絡 收藏

圖 6

的FSTRT輸出驅動的BFSR0輸入,以對數(shù)據(jù)分幀。FSTRT輸出的下降沿指示MSB已準備好,可被鎖存。在下一個時鐘下降沿,MSB被鎖存在。使用這種,配置可接收16位,于是14位數(shù)據(jù)被時鐘同步移入DSP,同時跟隨兩位尾隨的0。

主要程序

結論

該設計部論的硬件部分和軟件部分都已經(jīng)得到實驗驗證,并將其應用到研發(fā)之中,與同類A/D比較,而且有著較高的分辨率,實用性很強,與DSP等有簡易的接口,應用方便。


上一頁 1 2 3 下一頁

評論


相關推薦

技術專區(qū)

關閉