基于多DSP互聯(lián)技術(shù)的頻譜監(jiān)測儀研究
0 引言
隨著微波技術(shù)的廣泛發(fā)展,空間和地面電磁環(huán)境越來越復(fù)雜,無線電頻譜資源作為公共資源的一種,需要頻譜管理部門進(jìn)行有效的分配和監(jiān)控。特別是在頻帶日益擁擠、自然和人為干擾日益增大的情況下,頻譜監(jiān)測系統(tǒng)有必要進(jìn)行監(jiān)測,檢測存在的干擾,以便采取措施將影響降至最低,確保頻譜資源得到合理的利用。
電磁頻譜監(jiān)測分析儀是應(yīng)對(duì)當(dāng)前電磁信號(hào)頻譜檢測挑戰(zhàn),兼?zhèn)涓叻直媛屎透咚阉魉俣鹊臋z測設(shè)備。頻率分辨率的提高意味著幅度檢測靈敏度和頻率分辨能力雙提升、因此其高分辨率、高速掃描的特點(diǎn)意味著在電磁信號(hào)檢測領(lǐng)域擁有強(qiáng)大的檢測效率。本系統(tǒng)采取了基于FPGA,DDR2 內(nèi)存卡和多DSP 的信號(hào)高速存儲(chǔ)及處理,多模式多窗口信號(hào)檢測,多域信號(hào)分析的技術(shù)路線,是一臺(tái)性能很高、功能較為強(qiáng)大的電磁信號(hào)檢測分析儀器,有著傳統(tǒng)檢測儀器無法比擬的優(yōu)點(diǎn)和廣泛用途。
1 系統(tǒng)硬件方案
頻譜監(jiān)測分析儀系統(tǒng)組成包括了超外差信號(hào)接收,強(qiáng)大的中頻信號(hào)采集處理系統(tǒng),以及內(nèi)嵌計(jì)算機(jī)系統(tǒng)這三大主要部分。超外差信號(hào)接收包括射頻通道、微波驅(qū)動(dòng)、本振合成,信號(hào)經(jīng)過三次變頻,變頻到采樣中頻,中頻采集處理系統(tǒng)基于軟件無線電設(shè)計(jì)思想,包括中頻電路、數(shù)字中頻及存儲(chǔ)單元、多DSP并行信號(hào)處理。內(nèi)嵌計(jì)算機(jī)操作系統(tǒng)為Windows XP,是整機(jī)軟件的載體,并可配置外接設(shè)備。整機(jī)原理框圖如圖1所示。
2 系統(tǒng)軟件設(shè)計(jì)
2.1 平臺(tái)和開發(fā)環(huán)境
本系統(tǒng)擬采用測試儀器行業(yè)主流的Wintel架構(gòu)搭建控制平臺(tái),主控制器采用高性能CoreDuo 雙核處理器,選用Windows XP 作為軟件運(yùn)行平臺(tái),充分滿足用戶的使用習(xí)慣以及數(shù)據(jù)資源共享的需要;整機(jī)軟件開發(fā)環(huán)境采用了VS2005 集成開發(fā)環(huán)境,并利用VisualSourceSafe進(jìn)行團(tuán)隊(duì)化開發(fā)管理。
2.2 數(shù)據(jù)處理模塊設(shè)計(jì)
數(shù)據(jù)處理模塊主要是對(duì)信號(hào)進(jìn)行采集,然后將數(shù)據(jù)送入計(jì)算機(jī)。數(shù)據(jù)處理模塊的核心工作就是把所要采集的信號(hào)進(jìn)行量化和采集。該模塊的詳細(xì)軟件設(shè)計(jì)如圖2所示。
2.3 用戶接口和界面設(shè)計(jì)
本系統(tǒng)設(shè)計(jì)了掃描檢測和多域分析(內(nèi)含調(diào)制識(shí)別)兩種主要的測量功能,對(duì)于每種測試功能,均可在操作界面固定位置激活參數(shù)測試向?qū)?,并通過下拉式菜單、快捷按鈕、傳統(tǒng)菜單和眾多的對(duì)話框?qū)崿F(xiàn)和用戶的友好交互,用戶可以定制參數(shù)測試方法后儲(chǔ)存為參數(shù)測試解決方案,后續(xù)使用時(shí)可以直接調(diào)用該解決方案,實(shí)現(xiàn)一鍵化測試、測試參數(shù)報(bào)表方式靈活可選,以便更加貼近不同需求。
2.4 控制和數(shù)據(jù)傳輸接口設(shè)計(jì)
在本系統(tǒng)中,數(shù)據(jù)采集與傳送速率高達(dá)幾十兆字節(jié)/秒,要求整機(jī)具備USB、LAN、GPIB、并口、串口等各種通信協(xié)議,支持1 024×768的TFT顯示及LVDS接口,支持可配置的打印方案,支持海量/移動(dòng)存儲(chǔ)設(shè)備,需要實(shí)現(xiàn)對(duì)數(shù)字中頻模塊、模擬電路模塊、專用外設(shè)以及通用外設(shè)的控制,這其中有高速處理器件,海量存儲(chǔ)器件,部分功能I/O中使用慢速或者串行器件,如果采用單一制式的總線進(jìn)行接口設(shè)計(jì)顯然是不合理的,這里采用的是PCI、USB、自定義儀器控制總線相結(jié)合的復(fù)合總線形式。
3 系統(tǒng)主要技術(shù)的實(shí)現(xiàn)
3.1 高速數(shù)據(jù)采集PCB設(shè)計(jì)技術(shù)
一個(gè)理論上完善的系統(tǒng)設(shè)計(jì),在實(shí)現(xiàn)時(shí)很難達(dá)到理論設(shè)計(jì)的要求,這是因?yàn)閷?shí)際存在的各種干擾都對(duì)電路有影響,而且還要處理好地線排布、電源去耦、信號(hào)傳輸線的反射等實(shí)際問題。下面是針對(duì)這些問題本項(xiàng)目采用的一些設(shè)計(jì)技巧:避免走線的直拐角,盡可能地用45°走線或弧線;盡可能少用過孔,因?yàn)槊恳粋€(gè)過孔都是一個(gè)阻抗不連續(xù)點(diǎn);盡量加寬電源、地線寬度,最好是地線比電源線寬,它們的關(guān)系是:地線。>電源線>信號(hào)線;信號(hào)間的串?dāng)_對(duì)相鄰平行走線的長度和走線間距極其敏感,因此相鄰走線層的信號(hào)線的總體走線方向一般要互相垂直,在同一走線層上盡量使高速信號(hào)線與其他平行信號(hào)線間距拉大,平行長度縮??;在優(yōu)化布局的基礎(chǔ)上,盡量縮短高速信號(hào)的長度,控制信號(hào)組延遲的一致性是布線時(shí)的重要任務(wù);不用樁線,因?yàn)槿魏螛毒€都是噪聲源,如果樁線短,可在傳輸線的末端端接就可以了,如果樁線長,會(huì)以主傳輸線為源,長生很大的反射,使問題復(fù)雜化。
評(píng)論