新聞中心

EEPW首頁 > 電源與新能源 > 設(shè)計(jì)應(yīng)用 > 大熱的LED驅(qū)動(dòng)設(shè)計(jì),簡(jiǎn)化系統(tǒng),輕松實(shí)現(xiàn)

大熱的LED驅(qū)動(dòng)設(shè)計(jì),簡(jiǎn)化系統(tǒng),輕松實(shí)現(xiàn)

作者: 時(shí)間:2014-03-10 來源:網(wǎng)絡(luò) 收藏

本文引用地址:http://m.butianyuan.cn/article/258395.htm

三、系統(tǒng)設(shè)計(jì)

1、的設(shè)計(jì)

從圖一我們可以看見,從輸出采樣的ADC產(chǎn)生了一個(gè)通過補(bǔ)償器的電壓誤差信號(hào)ev[n],電壓補(bǔ)償器同時(shí)產(chǎn)生一個(gè)控制信號(hào)u[n],它和輸入端采樣進(jìn)行的半周期的電壓正弦信號(hào)Vg(t)進(jìn)行相乘,為的補(bǔ)償產(chǎn)生一個(gè)參考電流。

電壓控制環(huán)路應(yīng)用簡(jiǎn)單,響應(yīng)速度很快,它由一個(gè)基于PI的一個(gè)補(bǔ)償器和一個(gè)Windowed ADC組成。其輸入輸出特性見圖2,e[n]圍繞著Vref電壓波動(dòng),當(dāng)輸出電壓小于設(shè)定的電壓時(shí),e[n]為正,通過電壓補(bǔ)償器,乘法器等調(diào)節(jié)輸出占空比。同樣當(dāng)輸出電壓大于設(shè)定電壓時(shí),可以通過調(diào)節(jié)占空比將輸出電壓降低,達(dá)到了穩(wěn)定輸出電壓及電流的功能。同時(shí)為了得到更好的動(dòng)態(tài)響應(yīng),△VQ|e=0比其他的值大,為輸出確定一個(gè)可以接受的輸出紋波,當(dāng)振蕩超出其范圍的時(shí)候,e[n]就會(huì)其作用穩(wěn)定輸出電壓。

圖2 Delay-line based windowed ADC

圖3為ADC的結(jié)構(gòu)框圖,它由兩個(gè)延遲線,一個(gè)快速存儲(chǔ)器和一個(gè)誤差解碼器組成。傳輸延遲單元由D觸發(fā)器組成,延遲時(shí)間的大小由其供電電壓決定。第一個(gè)延遲線有N+1個(gè)單元,其傳輸時(shí)間由Vref決定。另一個(gè)有N+M個(gè)單元,它的延遲時(shí)間和輸出電壓成反比。以此來實(shí)現(xiàn)穩(wěn)定輸出電壓和電流的功能。

圖3 Windowed ADC

2的設(shè)計(jì)

此電路環(huán)路主要是實(shí)現(xiàn)的功能,同時(shí)對(duì)輸出電壓和電流的穩(wěn)定進(jìn)行調(diào)節(jié)。輸入電壓被采樣以后和輸出電壓的反饋信號(hào)u[n]進(jìn)行相乘,生成信號(hào)被傳送到另外一個(gè)Windowed ADC中作為基準(zhǔn),同時(shí)這個(gè)Windowed ADC用來采樣輸入電流的大小,采樣進(jìn)來的值和基準(zhǔn)進(jìn)行比較,然后生成ei[n]信號(hào)進(jìn)入補(bǔ)償器,來產(chǎn)生一個(gè)d[n]到DPWM(digital-pulse width modulator),然后控制輸出的MOSFET管,形成一個(gè)回路來使電流跟隨電壓波形和對(duì)輸出電壓和電流起穩(wěn)定作用。

3、系統(tǒng)設(shè)計(jì)

整個(gè)系統(tǒng)中,我們從對(duì)交流電整流后,在switching converter這個(gè)模塊里面,我們采用反激式的開關(guān)電源拓?fù)淠J?,可以使輸出達(dá)到想要的電壓或者電流值,低電壓的輸出對(duì)LED的可靠工作是一個(gè)很好的保證。反激式電路拓?fù)溆捎诰哂惺褂迷?、本身固有的效率比較高的特點(diǎn),在功率比較低的場(chǎng)合很受歡迎。然后由進(jìn)行控制MOSFET的占空比,配合變壓器進(jìn)行同時(shí)得到一個(gè)恒流輸出以驅(qū)動(dòng)大功率白光LED。為達(dá)到較高的安全性,交流輸入和直流輸出采用光偶進(jìn)行隔離。

4、變壓器設(shè)計(jì)

磁性元件的設(shè)計(jì)對(duì)性能非常關(guān)鍵。首先根據(jù)相應(yīng)的場(chǎng)合和工作頻率選擇磁芯材料,我們選擇鐵氧體作為磁芯材料,因?yàn)殍F氧體的磁感應(yīng)強(qiáng)度比較大,較小的磁芯就可以提供較大的功率,同時(shí)也要滿足國際電工委員會(huì)(IEC)制定的標(biāo)準(zhǔn)。

然后是確定磁芯的尺寸,以滿足電源能提供的輸出功率要求,同時(shí)確定磁芯是否加氣隙,然后計(jì)算每個(gè)繞組所要的扎數(shù)。確定輸出電壓的精度是否滿足要求,繞組是否適合所選擇的磁芯尺寸。然后繞制變壓器,在實(shí)驗(yàn)階段,需要驗(yàn)證工作時(shí)的電壓尖峰、交叉調(diào)整量、輸出精度和紋波、RFI等,如果需要的話需要反復(fù)修改,最終要和控制部分相結(jié)合,達(dá)到設(shè)計(jì)的要求。

5、電源管理

對(duì)的供電,我們采用從變壓器輔助繞組引入電流對(duì)芯片進(jìn)行供電,而不需要額外的電源。簡(jiǎn)化了系統(tǒng)結(jié)構(gòu),降低了成本。

四、總結(jié)

本文提出了基于FPGA的設(shè)計(jì)方案,達(dá)到較高的效率和功率因數(shù),十分適合用作路燈、景觀以及家庭和工業(yè)照明。在固態(tài)照明呼聲越來越高的今天具有廣闊的前景。此方案作為固態(tài)照明的實(shí)現(xiàn)方案,可以直接應(yīng)用到各種場(chǎng)合,且可以作為進(jìn)一步開發(fā)數(shù)字控制芯片的實(shí)驗(yàn)和驗(yàn)證。

相關(guān)閱讀:

最實(shí)用的設(shè)計(jì)的18個(gè)經(jīng)典案例分析,原理,電路,方案,驗(yàn)證,一網(wǎng)打盡


上一頁 1 2 下一頁

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉