新聞中心

EEPW首頁 > 設(shè)計應(yīng)用 > 怎樣為定時應(yīng)用選擇合適的采用PLL的振蕩器

怎樣為定時應(yīng)用選擇合適的采用PLL的振蕩器

作者: 時間:2014-08-11 來源:網(wǎng)絡(luò) 收藏

本文引用地址:http://m.butianyuan.cn/article/259323.htm

相位噪聲—怎樣才能知道基于是否適合你的應(yīng)用呢?使用示波器較容易觀察的周期抖動。使用頻譜分析儀進(jìn)行相位噪聲測量。如果你沒有 頻譜分析儀,聯(lián)系你的頻率控制供應(yīng)商進(jìn)行相位噪聲測量。相位噪聲能夠通過應(yīng)用所需的相關(guān)抖動合成帶寬,直接從相位噪聲圖表中計算出來。相位噪聲圖表也能顯 示參考時鐘的雜散性能。疊加在相位抖動上雜散信號能夠容易的進(jìn)行測量,以確保應(yīng)用需求得到滿足。相位噪聲圖表也顯示內(nèi)部的任何峰值影響。過阻尼的 將展現(xiàn)出低峰值。

Silicon Labs提供了一個易于使用的在線抖動計算器,能夠把相位噪聲轉(zhuǎn)換為抖動。只需要簡單的輸入載波頻率和與其相關(guān)的相位噪聲特征數(shù)據(jù),工具就能計算出時鐘的最終相位抖動、周期抖動和周期間抖動?;赪eb的工具在Silicon Labs網(wǎng)站即可獲得。

總之,當(dāng)今的可編程振蕩器提供了卓越的頻率靈活性、短期、可靠的交貨周期。然而,來自不同供應(yīng)商的可編程振蕩器所提供的PLL性能差異可能相當(dāng)大。對于包括 FPGA收發(fā)器和以太網(wǎng)PHY時鐘在內(nèi)的高性能應(yīng)用來說,可編程振蕩器能夠容易的通過對比數(shù)據(jù)手冊規(guī)范中的抖動參數(shù)進(jìn)行評估。

在由振蕩器驅(qū) 動的帶有內(nèi)部PLL的ASIC、SoC、FPGA或PHY應(yīng)用中,重要的是確保參考振蕩器和SoC的組合不要產(chǎn)生抖動峰值。抖動峰值通常不會列在振蕩器數(shù) 據(jù)手冊中。一個簡單的解決方法是進(jìn)行振蕩器的相位噪聲測量。這個相位噪聲分布將顯示對內(nèi)部PLL的任何峰值影響,并且能夠容易的轉(zhuǎn)換成等效的時鐘抖動性 能。


上一頁 1 2 下一頁

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉