新聞中心

EEPW首頁(yè) > 嵌入式系統(tǒng) > 賽靈思面向最新VIRTEX-5 LXT平臺(tái) 推出完整的邏輯設(shè)計(jì)解決方案

賽靈思面向最新VIRTEX-5 LXT平臺(tái) 推出完整的邏輯設(shè)計(jì)解決方案

——
作者: 時(shí)間:2007-08-01 來源:嵌入式在線 收藏
最新的8.2i升級(jí)了ISE,PlanAhead和Chipscope Pro設(shè)計(jì)軟件 
   加速設(shè)計(jì)收斂并為Virtex-5 LXT FPGA提供增強(qiáng)的生產(chǎn)力 

   2006 年 11月 14日, 北京 ——全球可編程邏輯解決方案領(lǐng)導(dǎo)廠商 賽靈思公司 (Xilinx, Inc. (NASDAQ: XLNX)) 今天宣布面向最新 Virtex™-5 LXT FPGA 平臺(tái)推出完整的邏輯設(shè)計(jì)解決方案,包含升級(jí)版集成軟件環(huán)境 (ISE™) 設(shè)計(jì)工具。 Virtex™-5 LXT FPGA 平臺(tái)是業(yè)內(nèi)第一款提供硬代碼 PCI Express® 端點(diǎn)和三重模式以太網(wǎng)媒體訪問控制器 (MAC) ??斓?nbsp;FPGA 。 ISE 8.2i 提供獨(dú)特的集成時(shí)序收斂環(huán)境和生產(chǎn)力增強(qiáng)功能,使用戶充分領(lǐng)略到 Virtex-5 LXT 家族在連接性、性能和功率方面的優(yōu)勢(shì)。升級(jí)后的工具包括 ISE™ Foundation 的 8.2i 版本最新服務(wù)包、 ChipScope™ Pro 、 PlanAhead™ 設(shè)計(jì)和分析工具。 

   ISE 8.2i 為充分利用 Virtex-5 家族出眾的路由架構(gòu)提供了實(shí)現(xiàn)環(huán)境并增強(qiáng)以最小跳躍支持模塊到模塊之間連接性的對(duì)角路由。本次發(fā)布使用戶能夠使用 Virtex-5 LXT 許多的功能,包括 業(yè)內(nèi)最低功耗的 65nm 收發(fā)器,它通常在 3.2 Gbps 速率下每通道的功耗小于 100mW 。 

完整的解決方案 

   ISE 8.2i 設(shè)計(jì)套件的豐富功能集使設(shè)計(jì)工程師能夠利用 Virtex-5 LXT 器件以較大的確定性來滿足性能目標(biāo)并用較少的時(shí)間達(dá)到設(shè)計(jì)收斂。賽靈思的用戶甚至可以在最大的 FPGA 設(shè)計(jì)中維持業(yè)內(nèi)領(lǐng)先的性能。利用其獨(dú)特的 Fmax 技術(shù), ISE 提供的諸如下一代物理綜合之類的功能具備面向 Virtex-5 LXT 設(shè)計(jì)的前后路由優(yōu)化。經(jīng)增強(qiáng)的物理綜合支持 ExpressFabric 技術(shù),減少了邏輯級(jí)別及信號(hào)延遲并更為有效地包裝設(shè)計(jì)。 

   ISE Foundation 8.2i : 賽靈思的旗艦設(shè)計(jì)環(huán)境提供一種完整的從前端到后端的設(shè)計(jì)解決方案。 ISE Foundation 8.2i 所包含的集成時(shí)序收斂環(huán)境在邏輯和物理設(shè)計(jì)域之間提供更加嚴(yán)密的關(guān)聯(lián)。 在約束項(xiàng)、時(shí)序分析、布局規(guī)劃和實(shí)現(xiàn)報(bào)告之間的自動(dòng)交叉探測(cè)功能,為時(shí)序收斂和調(diào)試設(shè)計(jì)提供了更大的可視性和更為有效的方法。 

   ChipScope Pro 8.2i :使在或接近操作系統(tǒng)速度上進(jìn)行片上調(diào)試成為可能。作為一種可用的附加選項(xiàng), ChipScope Pro 8.2i 解決方案把驗(yàn)證周期減少多達(dá) 50% 。 ChipScope Pro 8.2i 用戶目前可以利用 Virtex-5 LXT 平臺(tái) FPGA 家族的集成 PCIe 模塊的優(yōu)勢(shì),設(shè)計(jì)時(shí)享受到片上驗(yàn)證的優(yōu)勢(shì)。 

WASSO 分析 

   PlanAhead 8.2 容許設(shè)計(jì)工程師利用基于模塊的設(shè)計(jì)方法來最小化路由擁塞 、簡(jiǎn)化時(shí)鐘和互連的復(fù)雜性、并探索實(shí)現(xiàn)選項(xiàng)以避免問題流向下游。通過與 ISE 8.2i 結(jié)合使用, PlanAhead 8.2 軟件提供雙速級(jí)性能以及優(yōu)于競(jìng)爭(zhēng)產(chǎn)品的成本。 PlanAhead 8.2 還包含在 Virtex-5 LXT FPGA 設(shè)計(jì)上執(zhí)行 WASSO 分析的功能,容許用戶更方便地限制直接出現(xiàn)在 FPGA 輸出上的地反彈并防止對(duì) FPGA 驅(qū)動(dòng)的其它器件的工作造成破壞。 

價(jià)格和供貨情況 

   在賽靈思站點(diǎn) www.xilinx.com/cn/download可以下載支持 Virtex-5 LXT FPGA 平臺(tái)家族的工具。它還為在所有在支持的平臺(tái)上的 ISE Foundation 客戶提供附加的器件支持。欲了解更多關(guān)于 ISE 8.2i 軟件套件的信息,請(qǐng)?jiān)L問 www.xilinx.com/cn/ISE 。 PlanAhead 8.2 作為對(duì)賽靈思 ISE 設(shè)計(jì)套件的一個(gè)選項(xiàng)在所有主要的操作系統(tǒng)上都可使用。單用戶許可證起價(jià)為 5,995 美元并包含培訓(xùn);也提供多用戶版許可證和培訓(xùn)包。欲獲得 30 天的免費(fèi)評(píng)估版本,請(qǐng)?jiān)L問 www.xilinx.com/cn/planahead。 

關(guān)于賽靈思 Virtex-5 FPGA 

   Virtex-5 家族構(gòu)建在業(yè)內(nèi)最先進(jìn)的 65nm 三柵極氧化層技術(shù)、突破性的新型 ExpressFabric 技術(shù)和經(jīng)證明的 ASMBL™ 架構(gòu)之上,是賽靈思贏得獎(jiǎng)項(xiàng)的 Virtex 產(chǎn)品線的第五代產(chǎn)品。主要設(shè)計(jì)團(tuán)隊(duì)在工藝技術(shù)、架構(gòu)和產(chǎn)品開發(fā)中的創(chuàng)新使 Virtex-5 FPGA 性能和密度達(dá)到了一個(gè)前所未有的水平。賽靈思今年開始交付使用 Virtex-5 LX 和 LXT 平臺(tái),更多的平臺(tái)會(huì)陸續(xù)推出。了解更多信息,請(qǐng)?jiān)L問 www.xilinx.com/cn/virtex5。 

關(guān)于 ISE 

   ISE 軟件通過直觀、涵蓋前端到后端的設(shè)計(jì)環(huán)境,為全球超過 30 萬(wàn)用戶提供可編程邏輯設(shè)計(jì)解決方案,適用于賽靈思所有的產(chǎn)品系列,包括: Virtex-4 和 Virtex-5 平臺(tái) FPGA 、 Spartan™-3 Generation FPGA 和 CoolRunner™-II CPLD 。所有版本的 ISE 8.2i 軟件包支持 Windows® 2000 和 Windows XP 及 Linux® Red Hat® 操作系統(tǒng) 。 Enterprise 3.0 和 4.0. ISE Foundation 還支持 Solaris® 2.8 及 2.9. 操作系統(tǒng)。 

關(guān)于賽靈思公司 

   賽靈思公司 (Xilinx, Inc. (NASDAQ:XLNX)) 是完全可編程邏輯解決方案的全球領(lǐng)導(dǎo)廠商。有關(guān)賽靈思公司的更多信息,請(qǐng)?jiān)L問 www.xilinx.com/cn 。 


評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉