新聞中心

FPGA基軟件無(wú)線電(04-100)

——
作者: 時(shí)間:2008-03-31 來(lái)源:電子產(chǎn)品世界 收藏

  改進(jìn)C/I 的智能天線和相控陣?yán)走_(dá)射束形成器

本文引用地址:http://m.butianyuan.cn/article/80918.htm

  具具有大量元件和C/I改進(jìn)的智能天線的相控真雷達(dá)正在成為下一代商用無(wú)線系統(tǒng)的共同關(guān)心的問(wèn)題。這些系統(tǒng)可以處理大量帶寬并能來(lái)回傳送數(shù)據(jù)。建造一個(gè)能在多DDC間同步和多模塊間高速數(shù)據(jù)傳輸同步系統(tǒng)。

  一個(gè)在40和20MHz帶寬實(shí)現(xiàn)的2×2射束形成器示于圖3。用兩個(gè)ICS-554采集4路模擬信道。對(duì)于20MHz帶寬,每個(gè)ICS-554產(chǎn)生4個(gè)單獨(dú)的射束,其中兩個(gè)射束送到其他數(shù)據(jù)采集板卡。每個(gè)板卡把內(nèi)部產(chǎn)生的2個(gè)單獨(dú)射束與以其他ICS-554接收的2個(gè)單獨(dú)射束組合產(chǎn)生2個(gè)完整射束。對(duì)于低電壓晶體管—晶體管邏輯(LVTTL)400MBps,每個(gè)方向板之間的數(shù)據(jù)傳輸是200MBps。希望用低電壓差分傳輸(LVDS)接口能顯著地增加數(shù)據(jù)傳輸,增加帶寬。

  在Pn4PMC用戶I/O上高速數(shù)據(jù)傳輸

  在某些應(yīng)用中,對(duì)于系統(tǒng)集成人員從商用現(xiàn)成PMC模塊用用戶定義的協(xié)議傳輸高速數(shù)據(jù)是更方便的,這使系統(tǒng)總線對(duì)于其他功能是空閑的。這樣一種協(xié)議通常用在前面板數(shù)據(jù)口(FPDF)協(xié)議,這是一種ANSI/VITA(美國(guó)國(guó)家標(biāo)準(zhǔn)委員會(huì)/VME bus行業(yè)貿(mào)易協(xié)會(huì))標(biāo)準(zhǔn)。為了確保高速數(shù)據(jù)傳輸,ICS在用戶中已實(shí)現(xiàn)發(fā)送和接收核來(lái)支持PMC模塊的Pn4用戶I/0連接器的FPDA前面板數(shù)據(jù)口。因此,系統(tǒng)集成人員經(jīng)FPDA在ICS PMC模塊上有無(wú)縫傳輸數(shù)據(jù)的方法。其他標(biāo)準(zhǔn)和專利數(shù)據(jù)傳輸協(xié)議也能在用戶中實(shí)現(xiàn)。

  在Pn4用戶 I/O連接器上用LVDS信號(hào)傳輸可在PMC模塊間或從PMC模塊到母板實(shí)現(xiàn)高速數(shù)據(jù)傳輸。

  結(jié)語(yǔ)

   正在成為設(shè)計(jì)的主要部分。正在增加更多功能到FPGA。然而,F(xiàn)PGA和傳統(tǒng)DSP及GPP正在共存,而靈活的平臺(tái)將包括二者的混合。

  對(duì)待FPGA,設(shè)計(jì)像執(zhí)行硬件設(shè)計(jì),而不僅是一個(gè)軟件問(wèn)題。在任務(wù)計(jì)劃階段是需要考慮的因素?!?益林)


上一頁(yè) 1 2 3 4 下一頁(yè)

關(guān)鍵詞: FPGA 無(wú)線電

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉