新聞中心

EEPW首頁 > 模擬技術(shù) > 新品快遞 > NS雙通道轉(zhuǎn)換器/緩沖器內(nèi)置均衡器

NS雙通道轉(zhuǎn)換器/緩沖器內(nèi)置均衡器

——
作者: 時(shí)間:2005-11-01 來源: 收藏
其信號(hào)完整性遠(yuǎn)比市場上其他同類芯片優(yōu)勝
這款雙通道的信號(hào)調(diào)節(jié)多路轉(zhuǎn)換器/中繼器可為舊式底板及低成本、高性能的電纜提供冗余功能,確??芍С?Gbps 至4Gbps 的數(shù)據(jù)傳輸速度
國家半導(dǎo)體公司宣布推出一款可以調(diào)節(jié)及轉(zhuǎn)發(fā)信號(hào)的全新芯片產(chǎn)品,其特點(diǎn)是可以擴(kuò)大高速開關(guān)、路由器、存儲(chǔ)區(qū)域網(wǎng)絡(luò) (SAN) 及服務(wù)器底板的線路覆蓋范圍。這款型號(hào)為 DS40MB200 的芯片也可用作底板的冗余開關(guān),而且還可擴(kuò)大 PCI 快速互連線路的覆蓋范圍,最適用于個(gè)人電腦、保安系統(tǒng)及專業(yè)級(jí)視頻系統(tǒng)。

DS40MB200 是一款 1:2 及 2:1 的雙通道多路轉(zhuǎn)換器芯片,不但每一輸入端都有內(nèi)置
均衡器,而且每一輸出端也設(shè)有可配置的預(yù)增強(qiáng)功能,此外,其串行輸入/輸出的傳輸
速度更高達(dá) 4Gbps。DS40MB200 是目前業(yè)界最低抖動(dòng)、線路覆蓋范圍最廣的多路轉(zhuǎn)換器
芯片。 目前許多電子產(chǎn)品都采用低成本、高性能的底板及電纜,因此這些系統(tǒng)必須加
設(shè)均衡及增益電路,以確保信號(hào)源至接收方的整個(gè)信號(hào)傳送過程穩(wěn)定可靠。DS40MB200
芯片可以確保信號(hào)傳輸絕無錯(cuò)誤出現(xiàn),最適用于長達(dá) 80 多英吋的 FR4 底板或長達(dá) 15
米的低成本電纜。


美國國家半導(dǎo)體接口產(chǎn)品部產(chǎn)品總監(jiān) Jeff Waters 表示:「無論以抖動(dòng)幅度、預(yù)增強(qiáng)
增益效果還是以邊緣速率作為標(biāo)準(zhǔn)比較,美國國家半導(dǎo)體的 DS40MB200 芯片都比市場
上的同類產(chǎn)品優(yōu)勝。 客戶只要采用美國國家半導(dǎo)體的 DS40MB200 芯片,便可利用較長
的數(shù)據(jù)傳輸線或成本較低的電纜輕易將信號(hào)驅(qū)動(dòng)到電路板范圍以外的接收方,而且還可
大幅提高信號(hào)的完整性。」


DS40MB200 芯片可與 FPGA 或特殊應(yīng)用集成電路 (ASIC) 輕易連接一起,以便為信號(hào)
路徑提供冗余和信號(hào)緩沖功能,以及提高低成本互連線路的串行輸入/輸出傳輸速度。
這款芯片可以抵抗高達(dá) 6kV 的靜電釋放干擾,而且其高速串行輸入端還內(nèi)置接收信號(hào)
均衡器,以便為輸入傳輸線路損耗提供補(bǔ)償。


DS40MB200 多路轉(zhuǎn)換器/緩沖器芯片的技術(shù)規(guī)格


DS40MB200 芯片的高速串行輸入端設(shè)有內(nèi)置均衡器,輸出端則設(shè)有可配置的預(yù)增強(qiáng)功
能,而且輸入級(jí)還設(shè)有固定均衡器,以減低電路板線跡的符號(hào)干擾 (ISI) 失真。 這款
多路轉(zhuǎn)換器/緩沖器可為高達(dá) 5dB 的傳輸損耗提供補(bǔ)償。 每一輸出驅(qū)動(dòng)器的預(yù)增強(qiáng)功
能都分為 4 個(gè)可配置的步級(jí),以便為較長的 FR4 底板提供傳輸損耗補(bǔ)償。 預(yù)增強(qiáng)功
能的不同步級(jí)可以獨(dú)立控制,以便支持線路方或開關(guān)方的驅(qū)動(dòng)器。 輸出端可以緩沖及
調(diào)節(jié)信號(hào),確保傳送到底板末端的較高及較低頻率都有大致相同的振幅,以便將確定性
抖動(dòng)減至最少。

這款芯片的兩條獨(dú)立通道都各有一個(gè)雙扇出發(fā)送器以及一個(gè)內(nèi)置 2:1 輸入多路轉(zhuǎn)換器
的接收器。 這兩個(gè)多路轉(zhuǎn)換器可以重新配置,以便支持線路卡與控制器卡之間的系統(tǒng)
冗余功能,也可另外加以配置,讓芯片可以提供回送功能,以便進(jìn)行芯片或系統(tǒng)方面的
測試。 開關(guān)輸入端與開關(guān)輸出端之間的內(nèi)部回送路徑可以支持速度 (at-speed) 測
試,而且所有接收器的輸入端及驅(qū)動(dòng)器的輸出端都采用內(nèi)置終端電阻作為內(nèi)部終端裝
置。 此外,所有輸入端都可與交流電耦合 LVDS、LVPECL 及共模邏輯 (CML) 兼容。


關(guān)鍵詞: NS

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉