首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> 中斷處理器

基于ARM處理器的高效異常處理的解決方案

  •   摘要 嵌入式系統(tǒng)要求對異常及中斷處理器能快速響應(yīng)。文中分析了ARM體系結(jié)構(gòu)下異常處理特點,提出一種基于ARM處理器的高效異常處理解決方案,以LPC3250硬件平臺為基礎(chǔ),對該方案進行了設(shè)計與實現(xiàn)。測試結(jié)果表明,該方案的異常處理更為高效。   在航空航天、工業(yè)控制及醫(yī)療等領(lǐng)域中,嵌入式系統(tǒng)的安全性、可靠性以及高效性作用顯著,而異常是系統(tǒng)在運行過程中的突發(fā)事件,異常處理是否高效將直接影響整個系統(tǒng)的工作效率。為了確保嵌入式系統(tǒng)高效安全的運行,對處理器非正常模式下高效的異常處理機制的研究具有重要意義。  
  • 關(guān)鍵字: ARM  中斷處理器  工業(yè)控制  
共1條 1/1 1

中斷處理器介紹

您好,目前還沒有人創(chuàng)建詞條中斷處理器!
歡迎您創(chuàng)建該詞條,闡述對中斷處理器的理解,并與今后在此搜索中斷處理器的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473