首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> 全數(shù)字

利用USB2.0單片機(jī)實(shí)現(xiàn)全數(shù)字圖像的實(shí)時(shí)采集

  • 主要論述利用USB2.0單片機(jī)接口技術(shù)實(shí)現(xiàn)高分辨率(640times;480點(diǎn)陣以上)、快速(24幀/s以上)全數(shù)字圖像的實(shí)時(shí)采集、傳輸?shù)脑?、方法和系統(tǒng)實(shí)現(xiàn),以及相應(yīng)的固件程序設(shè)計(jì)。引言傳統(tǒng)的方法是用視頻采集卡(如1394)
  • 關(guān)鍵字: USB  單片機(jī)  全數(shù)字    

ARM(STM32F107)的全數(shù)字控制逆變器設(shè)計(jì)

  • 1.系統(tǒng)總體方案1.1總體設(shè)計(jì)框圖如圖1所示,逆變器系統(tǒng)由升壓電路、逆變電路、控制電路和反饋電路組成。低...
  • 關(guān)鍵字: ARM  全數(shù)字  控制逆變器  

一種基于VHDL語(yǔ)言的全數(shù)字鎖相環(huán)的實(shí)現(xiàn)

  •  隨著集成電路技術(shù)的不斷進(jìn)步,數(shù)字化應(yīng)用逐漸普及,在數(shù)字通信、電力系統(tǒng)自動(dòng)化等方面越來(lái)越多地運(yùn)用了數(shù)字鎖相環(huán)。它的好處在于免去了模擬器件的繁瑣,而且成本低、易實(shí)現(xiàn)、省資源。本文綜合以上考慮,在一片F(xiàn)PGA
  • 關(guān)鍵字: VHDL  全數(shù)字  鎖相環(huán)    

基于FPGA的智能全數(shù)字鎖相環(huán)的設(shè)計(jì)

  • 1 引言數(shù)字鎖相環(huán)路已在數(shù)字通信、無(wú)線電電子學(xué)及電力系統(tǒng)自動(dòng)化等領(lǐng)域中得到了極為廣泛的應(yīng)用。隨著集成電路技術(shù)的發(fā)展,不僅能夠制成頻率較高的單片集成鎖相環(huán)路,而且可以把整個(gè)系統(tǒng)集成到一個(gè)芯片上去。在基于FP
  • 關(guān)鍵字: FPGA  全數(shù)字  鎖相環(huán)    

開(kāi)關(guān)磁阻電機(jī)全數(shù)字控制系統(tǒng)中FPGA的應(yīng)用

  • 摘要:提出了基于數(shù)字信號(hào)處理器(DSP)和現(xiàn)場(chǎng)可編程門陣列(FPGA)的開(kāi)關(guān)磁阻電動(dòng)機(jī)全數(shù)字控制系統(tǒng),對(duì)DSP和FPGA的功能進(jìn)行了分配。根據(jù)開(kāi)關(guān)磁阻電動(dòng)機(jī)的驅(qū)動(dòng)要求,分析控制邏輯,由FPGA實(shí)現(xiàn)了電流斬波、角度位置和PWM電
  • 關(guān)鍵字: FPGA  開(kāi)關(guān)磁阻電機(jī)  全數(shù)字  控制系統(tǒng)    

基于USB2.0單片機(jī)的全數(shù)字圖像的實(shí)時(shí)采集設(shè)計(jì)

  • 摘要:主要論述利用USB2.0單片機(jī)接口技術(shù)實(shí)現(xiàn)高分辨率(640times;480點(diǎn)陣以上)、快速(24幀/s以上)全數(shù)字圖像的實(shí)時(shí)采集、傳輸?shù)脑怼⒎椒ê拖到y(tǒng)實(shí)現(xiàn),以及相應(yīng)的固件程序設(shè)計(jì)。引言傳統(tǒng)的方法是用視頻采集卡(如
  • 關(guān)鍵字: USB  2.0  單片機(jī)  全數(shù)字    

采用全數(shù)字控制方式的汽車HID氙氣燈解決方案

  • 過(guò)去汽車車燈多采用普通鹵素?zé)襞?,這種車燈的瓦數(shù)和亮度不夠、色溫過(guò)低、燈色偏黃,而且壽命較短,故障率偏高。日前,HID(High Intensity DischargeLamp)氙氣燈正在汽車車燈領(lǐng)域興起,與傳統(tǒng)鹵素?zé)粝啾龋琀ID氙氣燈具
  • 關(guān)鍵字: HID  全數(shù)字  控制方式  方案    

全數(shù)字智能鉗型吊電氣控制系統(tǒng)的設(shè)計(jì)方法

  • 概述:本文研究了全數(shù)字智能鉗型吊電氣控制系統(tǒng)的設(shè)計(jì)方法,設(shè)計(jì)出了以PLC及MENTORⅡ?yàn)楹诵牡目刂品桨浮T摲桨笜O大的提高了鉗型吊的工作效率、可靠性及控制精度,降低了能耗。實(shí)驗(yàn)結(jié)果證明了此方案的有效性。

  • 關(guān)鍵字: 全數(shù)字  電氣控制系統(tǒng)  設(shè)計(jì)方法    

采用VHDL設(shè)計(jì)的全數(shù)字鎖相環(huán)電路設(shè)計(jì)

  • 摘要:敘述了全數(shù)字鎖相環(huán)的工作原理,提出了應(yīng)用VHDL 技術(shù)設(shè)計(jì)全數(shù)字鎖相環(huán)的方法,并用復(fù)雜可編程邏輯器件CPLD 予以實(shí)現(xiàn),給出了系統(tǒng)主要模塊的設(shè)計(jì)過(guò)程和仿真結(jié)果。0  引言全數(shù)字鎖相環(huán)(DPLL) 由于避免了模擬鎖相環(huán)存
  • 關(guān)鍵字: VHDL  全數(shù)字  電路設(shè)計(jì)  鎖相環(huán)    

一種可編程的全數(shù)字鎖相環(huán)路的實(shí)現(xiàn)

  • 鎖相環(huán)路已在模擬和數(shù)字通信及無(wú)線電電子學(xué)等各個(gè)領(lǐng)域中得到了極為廣泛的應(yīng)用,特別是在數(shù)字通信的調(diào)制解調(diào)和位同步中常常要用到各種各樣的鎖相環(huán)。鎖相就是利用輸入信號(hào)與輸出信號(hào)之間的相位誤差自動(dòng)調(diào)節(jié)輸出相位
  • 關(guān)鍵字: 可編程  全數(shù)字  鎖相環(huán)路    

一種自動(dòng)變??刂频膶掝l帶全數(shù)字鎖相環(huán)

  • 針對(duì)傳統(tǒng)的全數(shù)字鎖相環(huán)只能鎖定已知信號(hào)和鎖頻范圍較小的問(wèn)題,提出了一種自動(dòng)變??刂频膶掝l帶全數(shù)字鎖相環(huán)。對(duì)比分析了各類全數(shù)字鎖相環(huán)鎖頻、鎖相的工作機(jī)理,提出了一種新的系統(tǒng)模型,重點(diǎn)研究了快速鎖定和頻帶拓寬的原理及實(shí)現(xiàn)方法。應(yīng)用EDA技術(shù)完成系統(tǒng)設(shè)計(jì),并進(jìn)行計(jì)算機(jī)仿真。仿真結(jié)果證實(shí)了該設(shè)計(jì)具有快的鎖定速度、寬的鎖頻范圍、并能快速跟蹤頻率突變的輸入信號(hào)。該鎖相環(huán)通用性強(qiáng),易于集成,可作為IP核用于SoC的設(shè)計(jì)。
  • 關(guān)鍵字: 自動(dòng)    寬頻帶  全數(shù)字    

全數(shù)字鎖相環(huán)的設(shè)計(jì)及分析

  •   1 引 言  鎖相環(huán)是一種能使輸出信號(hào)在頻率和相位上與輸入信號(hào)同步的電路,即系統(tǒng)進(jìn)入鎖定狀態(tài)(或同步狀態(tài))后,震蕩器的輸出信號(hào)與系統(tǒng)輸入信號(hào)之間相差為零,或者保持為常數(shù)。傳統(tǒng)的鎖相環(huán)各個(gè)部件都是由模擬電
  • 關(guān)鍵字: 全數(shù)字  分析  鎖相環(huán)    

基于FPGA的全數(shù)字鎖相環(huán)的設(shè)計(jì)

  • 簡(jiǎn)單介紹了全數(shù)字鎖相環(huán)(ADPLL)的結(jié)構(gòu)和工作原理,提出一種在FPGA的基礎(chǔ)上可增大全數(shù)字鎖相環(huán)同步范圍的設(shè)計(jì)方法,并給出了部分verilog HDL設(shè)計(jì)程序的代碼和仿真波形。
  • 關(guān)鍵字: FPGA  全數(shù)字  鎖相環(huán)    

全數(shù)字三相昌閘管觸發(fā)器IP軟核設(shè)計(jì)

  • 本文利用先進(jìn)的EDA軟件,用VHDL硬件描述語(yǔ)言采用自頂向下的模塊化設(shè)計(jì)方法,完成了具有相序自適應(yīng)功能的雙脈沖數(shù)字移相觸發(fā)器的IP軟核設(shè)計(jì)。
  • 關(guān)鍵字: 全數(shù)字  觸發(fā)器  IP軟核  三相    

基于FPGA的高階全數(shù)字鎖相環(huán)的設(shè)計(jì)與實(shí)現(xiàn)

  • 本文提出了一種基于PI 控制算法的三階全數(shù)字鎖相環(huán),采用EDA 技術(shù)進(jìn)行系統(tǒng)設(shè)計(jì),并用可編程邏輯器件予以實(shí)現(xiàn)。
  • 關(guān)鍵字: FPGA  全數(shù)字  鎖相環(huán)    
共16條 1/2 1 2 »
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473