首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> 分頻

基于FPGA的高頻時鐘的分頻和分配設(shè)計

  • 介紹了為PET(正電子發(fā)射斷層掃描儀)的前端電子學模塊提供時間基準而設(shè)計的一種新型高頻時鐘扇出電路。
  • 關(guān)鍵字: FPGA  高頻時鐘  分頻  分配    
共16條 2/2 « 1 2

分頻介紹

受外部周期信號激勵的震蕩,其頻率恰為激勵信號頻率的純分數(shù),都叫做分頻。實現(xiàn)分頻的電路或裝置稱為“分頻器”。 音箱內(nèi)的一種電路裝置,用以將輸入的音樂信號分離成高音、中音、低音等不同部分,然后分別送入相應的高、中、低音喇叭單元中重放。 有兩種:(1)功率分頻器,位于功率放大器后,在音箱中設(shè)置Lc濾波網(wǎng)絡(luò),將功率放大器輸出的功率音 頻信號分為低音、中音和高音,分別送至各自揚聲器,這種方法被稱為被動分 [ 查看詳細 ]

相關(guān)主題

熱門主題

關(guān)于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473