首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> 雙緩沖模式

FPGA的雙緩沖模式PCI Express總線設計

  • 介紹了軟件無線電平臺中基于FPGA的雙緩沖模式PCI Express(PCIE)總線的設計與實現。設計了基于Xilinx Virtex6 FPGA的通用軟件無線電平臺,開發(fā)了基于Linux系統的驅動程序和PCIE硬核的DMA控制器。雙緩沖提高了數據傳輸速度,節(jié)約了硬件資源。測試結果顯示,該系統工作穩(wěn)定可靠,讀寫速度可達402 MB/s。
  • 關鍵字: PCIExpress總線  雙緩沖模式  FPGA  

基于Virtex-6 FPGA的雙緩沖模式PCIe總線設計方案和實現

  • 近年來軟件無線電(SDR)得到了飛速的發(fā)展,在很多領域已顯示出其優(yōu)越性。本文的項目背景是通過軟件無線電方...
  • 關鍵字: Virtex-6  雙緩沖模式  PCIe總線  
共2條 1/1 1

雙緩沖模式介紹

您好,目前還沒有人創(chuàng)建詞條雙緩沖模式!
歡迎您創(chuàng)建該詞條,闡述對雙緩沖模式的理解,并與今后在此搜索雙緩沖模式的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473