首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> 可制造性設(shè)計

中芯國際采用Silicon Realization 技術(shù)構(gòu)建其65納米參考流程

  •   Cadence 設(shè)計系統(tǒng)公司12月6日宣布,中國最大的半導(dǎo)體晶圓廠中芯國際集成電路制造有限公司已經(jīng)將CadenceR Silicon Realization 產(chǎn)品作為其65納米參考流程4.1版本(Reference Flow 4.1)可制造性設(shè)計(DFM)以及低功耗技術(shù)的核心。以 Cadence Encounter Digital Implementation System 為基礎(chǔ),兩家公司合作為65納米系統(tǒng)級芯片(SoC)設(shè)計提供了一個完整的端到端的 Silicon Realization 流程。
  • 關(guān)鍵字: Cadence  晶圓  可制造性設(shè)計  
共1條 1/1 1

可制造性設(shè)計介紹

您好,目前還沒有人創(chuàng)建詞條可制造性設(shè)計!
歡迎您創(chuàng)建該詞條,闡述對可制造性設(shè)計的理解,并與今后在此搜索可制造性設(shè)計的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473