首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> 塊浮點

一種高速并行FFT處理器的VLSI結構設計

  • 萬紅星 陳 禾 韓月秋 (北京理工大學 電子工程系信號與信息處理專業(yè),北京 100081)    摘 要:在OFDM系統(tǒng)的實現中,高速FFT處理器是關鍵。在分析了基4按時域抽取快速傅立葉變換(FFT)算法特點的基礎上,研究了一種高性能FFT處理器的硬件結構。此結構能同時從四個并行存儲器中讀取蝶形運算所需的4個操作數,極大地提高了處理速度。此結構控制單元簡單,便于模塊化設計。經硬件驗證,達到設計要求。在系統(tǒng)時鐘為100MHz時,1024點18位復數FFT的計算時間為13µs。   關鍵
  • 關鍵字: FFT  蝶形單元  塊浮點  流水線  

一種高效的復信號處理芯片設計

  • 摘    要:本文提出了一種高效的復信號處理芯片的設計方法。本芯片是某雷達信號處理機的一部分,接收3組ADC的輸出復數據,依次完成去直流、加窗、512點FFT、求功率譜和累加3組信號的功率譜等功能。在這5種功能中,加窗、512點FFT和求功率譜復用一個蝶形單元。本芯片由單片FPGA實現,計算精度高、速度較快,滿足雷達系統(tǒng)的實時處理要求。關鍵詞:  FFT;蝶形單元;塊浮點;功率譜; FPGA 引言復信號處理芯片是某雷達系統(tǒng)的一部分。雷達系統(tǒng)的實時處理特點要求芯片運
  • 關鍵字: FFT  FPGA  蝶形單元  功率譜  塊浮點  
共2條 1/1 1

塊浮點介紹

您好,目前還沒有人創(chuàng)建詞條塊浮點!
歡迎您創(chuàng)建該詞條,闡述對塊浮點的理解,并與今后在此搜索塊浮點的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473