EEPW首頁(yè) >>
主題列表 >>
多處理器
多處理器 文章 進(jìn)入多處理器技術(shù)社區(qū)
認(rèn)識(shí)ARM體系結(jié)構(gòu)的發(fā)展
- 處理器的體系結(jié)構(gòu)定義了指令集(ISA)和基于這一體系結(jié)構(gòu)下處理器的程序員模型。盡管每個(gè)處理器性能不同,所 ...
- 關(guān)鍵字: ARM 體系結(jié)構(gòu) 多處理器
基于消息機(jī)制的片上多處理器系統(tǒng)的研究
- 描述了一種基于消息機(jī)制構(gòu)建的片上多處理器系統(tǒng)。該系統(tǒng)采用主從結(jié)構(gòu),運(yùn)用消息進(jìn)行通信,并且從處理器之間彼此相互獨(dú)立,在硬件結(jié)構(gòu)與軟件設(shè)計(jì)上保持一致。這樣不僅簡(jiǎn)化了系統(tǒng)的設(shè)計(jì),更使得系統(tǒng)具有一定的容錯(cuò)性與穩(wěn)定性。最后在Quartus軟件中設(shè)計(jì)并且綜合,在該系統(tǒng)下運(yùn)行JPEG編碼算法,當(dāng)運(yùn)行于100 MHz時(shí),測(cè)得系統(tǒng)在不同個(gè)數(shù)處理器時(shí)的處理性能,滿足了設(shè)計(jì)要求。
- 關(guān)鍵字: 消息機(jī)制 多處理器 系統(tǒng)
采用多內(nèi)核DSP多處理器的軍事集成系統(tǒng)設(shè)計(jì)
- 在以網(wǎng)絡(luò)為中心的戰(zhàn)場(chǎng)上,所有系統(tǒng)(平臺(tái))都互連節(jié)點(diǎn),共同為軍事人員提供任務(wù)關(guān)鍵型信息。這種方式正不斷推動(dòng)創(chuàng)新 ...
- 關(guān)鍵字: 多內(nèi)核 DSP 多處理器 集成系統(tǒng)
基于嵌入式的多媒體應(yīng)用的多處理器核軟件設(shè)計(jì)框架
- 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
- 關(guān)鍵字: 嵌入式 多媒體應(yīng)用 多處理器 軟件設(shè)計(jì)框架
多處理器下的硬實(shí)時(shí)操作系統(tǒng)研究
- 摘要:ATRiS是一個(gè)以多處理器(SMP)為基礎(chǔ),對(duì)linux進(jìn)行實(shí)時(shí)性拓展的系統(tǒng)。它通過(guò)自身提供的負(fù)載平衡機(jī)制與任務(wù)遷...
- 關(guān)鍵字: linux 多處理器 實(shí)時(shí)系統(tǒng)
基于ARM和DSP架構(gòu)的多處理器高速通訊協(xié)議設(shè)計(jì)
- 目前,建立在寬帶網(wǎng)絡(luò)的多媒體應(yīng)用日漸增多,高性能的DSP也不斷推陳出新,由于DSP具備非常靈活的編程運(yùn)算能力 ...
- 關(guān)鍵字: ARM DSP架構(gòu) 多處理器 高速通訊
基于雙模式USB接口的多處理器數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)
- 針對(duì)特殊測(cè)試環(huán)境下傳統(tǒng)數(shù)據(jù)采集系統(tǒng)存儲(chǔ)、傳輸數(shù)據(jù)的不便,設(shè)計(jì)了一種基于雙模式USB接口的數(shù)據(jù)采集系統(tǒng)。該系統(tǒng)以CH375為USB接口芯片,STC12C5A60S2單片機(jī)為處理器,構(gòu)成主從單片機(jī)系統(tǒng),用于某型數(shù)字式隨動(dòng)系統(tǒng)的性能測(cè)試。該系統(tǒng)采用USB主/從雙模式的采集方案,可將數(shù)據(jù)保存于USB移動(dòng)存儲(chǔ)設(shè)備或直接上傳至PC機(jī),大大提高了測(cè)試效率。
- 關(guān)鍵字: USB 雙模式 接口 多處理器
基于雙模式USB接口的多處理器數(shù)據(jù)采集系統(tǒng)
- 現(xiàn)代軍事、工業(yè)自動(dòng)化設(shè)備功能不斷完善、集成化程度越來(lái)越高,這就對(duì)配套的數(shù)據(jù)采集以及檢測(cè)系統(tǒng)提出了更...
- 關(guān)鍵字: 數(shù)據(jù)采集 雙模式USB 多處理器
一種多處理器并行計(jì)算機(jī)系統(tǒng)的設(shè)計(jì)
- 1 引言 在信息技術(shù)高速發(fā)展的今天,對(duì)于計(jì)算機(jī)的使用可以說(shuō)無(wú)處不在。特別是在軍工領(lǐng)域,計(jì)算機(jī)充當(dāng)了軍事控制和數(shù)據(jù)處理的核心,人們對(duì)計(jì)算機(jī)的性能要求也越來(lái)越高。一些特殊領(lǐng)域,如雷達(dá)、導(dǎo)航等對(duì)計(jì)算機(jī)的處
- 關(guān)鍵字: 多處理器 并行計(jì)算機(jī) 系統(tǒng)
基于CC―NUMA的多處理器系統(tǒng)研究
- 對(duì)于多處理器系統(tǒng),比較流行的有3種模式,對(duì)稱多處理(Symmetric Multiprocessing,SMP)模式、非均勻存儲(chǔ)訪問(wèn)(Non Uniform Memory Access,NUMA)模式、大規(guī)模并行處理(Massively Parallel Processing,MPP)模式。SMP模
- 關(guān)鍵字: NUMA 多處理器 系統(tǒng)研究
CEVA和ARM合作CEVA DSP + ARM多處理器SoC的開(kāi)發(fā)支持
- 硅產(chǎn)品知識(shí)產(chǎn)權(quán) (SIP) 平臺(tái)解決方案和數(shù)字信號(hào)處理器 (DSP) 內(nèi)核授權(quán)廠商CEVA公司宣布與ARM合作,針對(duì)多處理器系統(tǒng)級(jí)芯片 (SoC) 解決方案的開(kāi)發(fā),在ARM? CoreSight? 技術(shù)實(shí)現(xiàn)CEVA DSP內(nèi)核的實(shí)時(shí)跟蹤支持。這種強(qiáng)化的支持將使得日益增多的采用基于CEVA DSP + ARM處理器的SoC客戶,在使用具有ARM Embedded Trace Macrocell? (ETM) 技術(shù)的處理器時(shí),受益于完全的系統(tǒng)可視化,從而簡(jiǎn)化調(diào)試過(guò)程及確???/li>
- 關(guān)鍵字: ARM CEVA DSP 多處理器 SoC SIP
異質(zhì)多處理器芯片中的數(shù)據(jù)流核心設(shè)計(jì)
- 異質(zhì)多處理器系統(tǒng)(Heterogeneous Multiprocessor)是將兩種以上不同工作性質(zhì)的處理器核心整合為一的處理器系統(tǒng)。它通常包含了一般用途處理器(General Purpose Processor)和特殊用途處理器(Specific Purpose Processor)。隨著片上系統(tǒng)SoC(System on Chip)及相關(guān)技術(shù)的成熟,已經(jīng)可以將不同的處理器整合到一個(gè)芯片里,成為多處理器芯片。以多媒體應(yīng)用為例,比較著名的異質(zhì)多處理芯片有德州儀器公司的TMS320DSC25、TMS320D
- 關(guān)鍵字: ARM 單片機(jī) 多處理器 嵌入式系統(tǒng) 數(shù)據(jù)流
MSP430多處理器之間的通信方式及協(xié)議
- 在單片機(jī)系統(tǒng)中,多處理器是指多個(gè)相同類型或者不同類型的單片機(jī)協(xié)作處理同一個(gè)系統(tǒng)的不同工作。它們之間必須具備一定的數(shù)據(jù)交換和協(xié)作處理能力,共同完成一個(gè)系統(tǒng)化的工作。不同處理器之間可以采用數(shù)據(jù)交換方式、并行總線方式、串行總線方式進(jìn)行通信。其中,數(shù)據(jù)交換方式又可以稱為共享內(nèi)存交換方式;串行總線方式又可以分為單總線方式、集成電路之間的通信方式和UART方式。 1 MSP430多處理器MSP430是一款超低功耗的混合信號(hào)控制器,具有1 6位RISC結(jié)構(gòu),有著豐富的片內(nèi)外設(shè),主要包括有看門(mén)狗、定時(shí)器、比較器、硬件
- 關(guān)鍵字: MSP430 UART 單片機(jī) 多處理器 嵌入式系統(tǒng) 通訊 網(wǎng)絡(luò) 無(wú)線
多處理器系統(tǒng)中Nios II軟核處理器啟動(dòng)方案的設(shè)計(jì)
- 摘 要:首先分析研究Nios II軟核處理器系統(tǒng)的啟動(dòng)過(guò)程,然后在多處理器系統(tǒng)中設(shè)計(jì)一Nios II 的啟動(dòng)方案,此方案通過(guò)外部CPU控制Nios II處理器系統(tǒng)的啟動(dòng)。 關(guān)鍵詞:Nios II;系統(tǒng)啟動(dòng);多處理器系統(tǒng);SOPC 引言 Nios II 處理器是Altera公司設(shè)計(jì)的一款基于FPGA的32位RISC嵌入式軟核處理器,具有32位指令集、數(shù)據(jù)通路及地址空間,是其可編程系統(tǒng)芯片(SOPC)的核心。Nios II系統(tǒng)采用Altera公司設(shè)計(jì)的一套Avalon總線交換結(jié)構(gòu),
- 關(guān)鍵字: 多處理器 元件 制造
共15條 1/1 1 |
多處理器介紹
您好,目前還沒(méi)有人創(chuàng)建詞條多處理器!
歡迎您創(chuàng)建該詞條,闡述對(duì)多處理器的理解,并與今后在此搜索多處理器的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)多處理器的理解,并與今后在此搜索多處理器的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473