首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> 多路同步串口

多路同步串口的FPGA傳輸實(shí)現(xiàn)

  •   引言   隨著集成電路技術(shù)的發(fā)展,F(xiàn)PGA和DSP以及ARM以其體積小、速度快、功耗低、設(shè)計(jì)靈活、利于系統(tǒng)集成、擴(kuò)展升級等優(yōu)點(diǎn),被廣泛地應(yīng)用于高速數(shù)字信號傳輸及數(shù)據(jù)處理,以DSP+FPGA+ARM的架構(gòu)組成滿足實(shí)時(shí)性要求的高速數(shù)字處理系統(tǒng)已成為一種趨勢,本文主要研究FPGA在高速多路數(shù)據(jù)傳輸中的應(yīng)用。   系統(tǒng)結(jié)構(gòu)   在DSP多路串行數(shù)據(jù)同時(shí)向ARM發(fā)送的系統(tǒng)中,因?yàn)閿?shù)據(jù)通道有并行要求,應(yīng)用FPGA硬件并行的特點(diǎn),由FPGA并行接收多路數(shù)據(jù),經(jīng)過緩沖后再發(fā)送至ARM進(jìn)行數(shù)據(jù)的高級處理的方案,系
  • 關(guān)鍵字: 多路同步串口  FPGA  DSP  

多路同步串口的FPGA傳輸實(shí)現(xiàn)

  • 為適應(yīng)多路數(shù)據(jù)接收的需要,設(shè)計(jì)了一種基于FPGA的多路同步串行數(shù)據(jù)采集及發(fā)送系統(tǒng)。詳細(xì)討論了FPGA數(shù)據(jù)采集部分及發(fā)送部分的控制邏輯;FPGA與DSP的通訊,F(xiàn)PGA與ARM的通訊的設(shè)計(jì)和實(shí)現(xiàn)。本系統(tǒng)已成功用硬件實(shí)現(xiàn),其性能和指標(biāo)均達(dá)到應(yīng)用要求。
  • 關(guān)鍵字: ARM  FPGA  DSP  多路同步串口  差分去噪  200905  
共2條 1/1 1

多路同步串口介紹

您好,目前還沒有人創(chuàng)建詞條多路同步串口!
歡迎您創(chuàng)建該詞條,闡述對多路同步串口的理解,并與今后在此搜索多路同步串口的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473