EEPW首頁(yè) >>
主題列表 >>
布線
布線 文章 進(jìn)入布線技術(shù)社區(qū)
新應(yīng)用指南部署光纖基礎(chǔ)設(shè)施結(jié)構(gòu)化布線
- Cisco和Corning Cable Systems出版的一個(gè)23頁(yè)新的應(yīng)用指南涉及部署光纖基礎(chǔ)設(shè)施的最佳做法,以Cisco的Nexus 6 ...
- 關(guān)鍵字: 署光纖 設(shè)施結(jié)構(gòu) 布線
傳統(tǒng)照明布線與無(wú)線照明控制相關(guān)技術(shù)問(wèn)題
- 電子設(shè)備是如今市場(chǎng)上推出的幾乎每個(gè)光源或燈具的組成部分。 電源管理、開關(guān)和調(diào)光控制、混色、系統(tǒng)監(jiān)控以 ...
- 關(guān)鍵字: 傳統(tǒng)照明 布線 無(wú)線照明 控制
布線工程師如何充分“掌控”時(shí)鐘信號(hào)?
- 在數(shù)字電路設(shè)計(jì)中,時(shí)鐘信號(hào)是一種在高態(tài)與低態(tài)之間振蕩的信號(hào),決定著電路的性能。在應(yīng)用中,邏輯可能在上升沿、下降沿觸發(fā),或同時(shí)在上升沿和下降沿觸發(fā)。由于溢出給定時(shí)鐘域的案例極多,故有必要插入緩沖器樹來(lái)充
- 關(guān)鍵字: 布線 工程師 時(shí)鐘信號(hào)
解析FPGA設(shè)計(jì)流程及其布線資源
- FPGA/CPLD的設(shè)計(jì)流程 1、電路設(shè)計(jì)與輸入 電路設(shè)計(jì)與輸入是指通過(guò)某些規(guī)范的描述方式,將工程師電路構(gòu)思輸入給EDA工具。常用的設(shè)計(jì)方法有硬件描述語(yǔ)言(HDL)和原理圖設(shè)計(jì)輸入方法等。原理圖設(shè)計(jì)輸入法在早期應(yīng)用得比
- 關(guān)鍵字: FPGA 設(shè)計(jì)流程 布線 資源
DC-DC轉(zhuǎn)換電路:PCB布線的注意事項(xiàng)
- DC-DC轉(zhuǎn)換電路設(shè)計(jì)的時(shí)候,PCB布線需要注意哪些方面?a 最理想的PCB布局需要將固態(tài)電源和接地層連接電源電路的組件。但實(shí)際環(huán)境下很快會(huì)出現(xiàn)操作上的限制。出于成本考慮,PCB設(shè)計(jì)需要采用簡(jiǎn)單的單面或雙面布局。因此,
- 關(guān)鍵字: DC-DC PCB 轉(zhuǎn)換電路 布線
布線介紹
布線
布線意思是元器件間導(dǎo)線連接的布置,先布好線,將導(dǎo)線穿過(guò)有電氣連接的引腳所在的孔,這樣可以在焊接元件的同時(shí),實(shí)現(xiàn)元件間的連接。
目錄
1簡(jiǎn)介
2布線原則
故障診斷
布線不規(guī)范現(xiàn)象
1簡(jiǎn)介
解釋
即元器件間導(dǎo)線連接的布置。
布線技巧
在制作單片機(jī)的實(shí)驗(yàn)板時(shí),焊位數(shù)碼管時(shí)1引腳,要分別用導(dǎo)線引出來(lái),接到I/O口,管腳間距很小,對(duì) [ 查看詳細(xì) ]
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473