首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> 干擾率

SEU的抑制

  •   引言   隨著工藝技術(shù)的迅速發(fā)展,創(chuàng)新進(jìn)一步提高了器件在速率、容量和功耗等方面的性能,使得FPGA比ASIC更具優(yōu)勢(shì)。然而,技術(shù)的發(fā)展也突出了以前可以忽略的某些效應(yīng),例如,單事件干擾(SEU)導(dǎo)致的軟誤碼影響越來(lái)越大。通過(guò)仔細(xì)的IC設(shè)計(jì),65nm節(jié)點(diǎn)單位比特的軟誤碼率有所下降,但是每一工藝節(jié)點(diǎn)的邏輯容量在不斷翻倍,配置RAM(CRAM)比特?cái)?shù)量也隨之增長(zhǎng)。   現(xiàn)在的FPGA容量越來(lái)越大,功能越來(lái)越強(qiáng),逐漸擔(dān)負(fù)起系統(tǒng)的核心功能,例如數(shù)據(jù)通路等;因此,設(shè)計(jì)人員能夠?qū)⑾到y(tǒng)集成在一片可編程芯片中。這些發(fā)
  • 關(guān)鍵字: SEU  干擾率  
共1條 1/1 1

干擾率介紹

您好,目前還沒(méi)有人創(chuàng)建詞條干擾率!
歡迎您創(chuàng)建該詞條,闡述對(duì)干擾率的理解,并與今后在此搜索干擾率的朋友們分享。    創(chuàng)建詞條

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473