首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> 時(shí)鐘源

基于Xilinx FPGA的DCM動(dòng)態(tài)重配置方法研究及實(shí)現(xiàn)

  • 介紹了Xilinx FPGA中DCM的結(jié)構(gòu)和相關(guān)特性,提出了一種基于Xilinx FPGA的DCM動(dòng)態(tài)重配置的原理方法,并給出了一個(gè)具體的實(shí)現(xiàn)系統(tǒng)。系統(tǒng)僅通過(guò)外部和Xilinx XC4VFX100相連的少數(shù)控制線,就可以在輸入100 MHz時(shí)鐘源的條件下,對(duì)DCM進(jìn)行50~300 MHz范圍內(nèi)準(zhǔn)確、快速地變頻。本設(shè)計(jì)系統(tǒng)具有接口簡(jiǎn)單、實(shí)時(shí)性強(qiáng)、穩(wěn)定性高等特點(diǎn),目前已成功應(yīng)用到某星載系統(tǒng)中。
  • 關(guān)鍵字: DCM配置  時(shí)鐘源  FPGA  

時(shí)鐘源電路圖

如何設(shè)計(jì)選通脈沖串又不會(huì)截短脈沖的電路

  •   要想從一個(gè)連續(xù)的時(shí)鐘源選通一個(gè)完整的時(shí)鐘脈沖序列而又不改變脈沖的持續(xù)時(shí)間和數(shù)量,不是一件容易的事情。在大多數(shù)情況下,簡(jiǎn)單的與門會(huì)有問(wèn)題,見(jiàn)圖1。   只要異步選通信號(hào)E是高電平,時(shí)鐘脈沖就會(huì)通過(guò)與門。哪怕丟失或失真一個(gè)脈沖都會(huì)很關(guān)鍵,那么簡(jiǎn)單的與門就不合適了—由于時(shí)鐘和E之間缺少同步,脈沖串中的第一個(gè)和最后一個(gè)脈沖經(jīng)常會(huì)失真(比正常脈沖短)。        圖1:兩種選通脈沖串的方法,一種是使用選通信號(hào)E和與門(Y輸出),一種是量化器(藍(lán)色)。   本設(shè)計(jì)實(shí)例展示了
  • 關(guān)鍵字: 時(shí)鐘脈沖  時(shí)鐘源  

串行總線技術(shù)全面解析

如何正確選擇低功耗MCU

  • 嵌入式微控制器 (MCU)的功耗在當(dāng)今電池供電應(yīng)用中正變得越來(lái)越舉足輕重。大多 MCU 芯片廠商都提供低功耗產(chǎn) ...
  • 關(guān)鍵字: 低功耗  MCU  時(shí)鐘源  

利用低抖動(dòng)LVPECL扇出緩沖器增加時(shí)鐘源的輸出數(shù)

  • 器件連接/參考 ADF4351:集成VCO的小數(shù)N分頻PLL合成器ADCLK948:提供8路LVPECL輸出的時(shí)鐘扇出緩沖器 評(píng)估和設(shè)計(jì)支持 電路評(píng)估板 ADF4351評(píng)估板(EVAL-ADF4351EB1Z)ADCLK948評(píng)估板(ADCLK948/PCBZ) 設(shè)計(jì)和集成文件 原理
  • 關(guān)鍵字: LVPECL  低抖動(dòng)  扇出緩沖器  時(shí)鐘源    

高加速度條件下的時(shí)鐘源管理設(shè)計(jì)

  • 引言在高加速度環(huán)境下,由于石英晶體振蕩器本身的機(jī)械特性,它在100000g的情況下,自身就有損壞的可能。而硅振蕩器啟動(dòng)一致和快速,不像RC電路那樣易受到性能欠佳問(wèn)題的阻擾。標(biāo)準(zhǔn)的硅片制造和組裝技術(shù)意味著,硅振蕩
  • 關(guān)鍵字: 加速度  條件下  時(shí)鐘源    

為您的轉(zhuǎn)換器選擇正確的時(shí)鐘(3)

  • 了解時(shí)鐘源 采樣時(shí)鐘的潛在來(lái)源很多。通常,選擇范圍可以縮小至固定和可調(diào)頻率。適合數(shù)據(jù)轉(zhuǎn)換器的時(shí)鐘可參考AN-835[1]和AN-928[2]。這些時(shí)鐘的共同點(diǎn)是具有一直被關(guān)注的兩個(gè)重要特性:良好的寬帶噪聲性能和低非諧波雜散。雖然簡(jiǎn)單地選擇任意時(shí)鐘源很吸引人,但這樣會(huì)導(dǎo)致性能不佳,尤其要注意宣傳低相位噪聲的廉價(jià)振蕩器。最佳做法是在開(kāi)始設(shè)計(jì)前測(cè)試并測(cè)量時(shí)鐘源的相位噪聲,即便制造商聲稱相位噪聲或抖動(dòng)性能良好。抖動(dòng)測(cè)量時(shí)常不一致,使用了針對(duì)其他類型系統(tǒng)的方法。這些測(cè)量可能不適用于ADC性能,在選擇時(shí)鐘源前應(yīng)予以
  • 關(guān)鍵字: 時(shí)鐘源  振蕩器  201107  

一種新穎的內(nèi)外頻標(biāo)自適應(yīng)式時(shí)鐘源的設(shè)計(jì)

  • 介紹傳統(tǒng)內(nèi)外頻標(biāo)切換時(shí)鐘源的工作原理,分析了其缺點(diǎn)。在此基礎(chǔ)上,提出一種新的以軟件檢測(cè)環(huán)路鎖定指示和控制內(nèi)頻標(biāo)電源的設(shè)計(jì)方法,使時(shí)鐘源能完成在不同內(nèi)外頻標(biāo)作用下的自適應(yīng)切換。同時(shí)給出了自適應(yīng)式時(shí)鐘源的軟件實(shí)現(xiàn)流程以及環(huán)路濾波器的設(shè)計(jì)。實(shí)驗(yàn)結(jié)果表明,該時(shí)鐘源不僅具有良好的電性能,且內(nèi)外頻標(biāo)的自適應(yīng)切換也很可靠。
  • 關(guān)鍵字: 時(shí)鐘源    

系統(tǒng)時(shí)鐘源的比較選擇及高性能PLL的發(fā)展趨勢(shì)

  • 在所有電子系統(tǒng)中,時(shí)鐘相當(dāng)于心臟,時(shí)鐘的性能和穩(wěn)定性直接決定著整個(gè)系統(tǒng)的性能。典型的系統(tǒng)時(shí)序時(shí)鐘信號(hào)的產(chǎn)生和分配包含多種功能,如振蕩器源、轉(zhuǎn)換至標(biāo)準(zhǔn)邏輯電平的部件以及時(shí)鐘分配網(wǎng)絡(luò)。這些功能可以由元器件芯片組或高度集成的單封裝來(lái)完成,如圖1所示。 系統(tǒng)時(shí)鐘源需要可靠、精確的時(shí)序參考,通常所用的就是晶體。本文將比較兩種主要的時(shí)鐘源——晶體振蕩器(XO,簡(jiǎn)稱晶振)模塊和鎖相環(huán)(PLL)合成器,并探討高性能PLL的發(fā)展趨勢(shì)。? ? 圖1:安森美半導(dǎo)體提供的
  • 關(guān)鍵字: 時(shí)鐘源 選擇 PLL 發(fā)展   

為時(shí)鐘源編程的計(jì)算機(jī)并行端口

  • 本設(shè)計(jì)實(shí)例說(shuō)明如何將Linear Technology公司的LTC6903可編程振蕩器作為時(shí)鐘源應(yīng)用在直接數(shù)字合成、數(shù)據(jù)轉(zhuǎn)換、開(kāi)關(guān)電容濾波、時(shí)鐘和壓控振蕩器等電路中。
  • 關(guān)鍵字: 時(shí)鐘源  編程  計(jì)算機(jī)  并行端口    
共11條 1/1 1

時(shí)鐘源介紹

您好,目前還沒(méi)有人創(chuàng)建詞條時(shí)鐘源!
歡迎您創(chuàng)建該詞條,闡述對(duì)時(shí)鐘源的理解,并與今后在此搜索時(shí)鐘源的朋友們分享。    創(chuàng)建詞條

熱門主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473