首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> 環(huán)形計(jì)數(shù)器

實(shí)驗(yàn)15:環(huán)形計(jì)數(shù)器

  • 實(shí)驗(yàn)?zāi)康模?)熟悉和掌握FPGA開(kāi)發(fā)流程和Lattice Diamond軟件使用方法;(2)通過(guò)實(shí)驗(yàn)理解和掌握環(huán)形計(jì)數(shù)器原理;(3)學(xué)習(xí)用Verilog HDL行為級(jí)描述時(shí)序邏輯電路。實(shí)驗(yàn)任務(wù)設(shè)計(jì)一個(gè)4位右循環(huán)一個(gè)1的環(huán)形計(jì)數(shù)器。實(shí)驗(yàn)原理將移位寄存器的輸出q0連接到觸發(fā)器q3的輸入,并且在這4個(gè)觸發(fā)器中只有一個(gè)輸出為1,另外3個(gè)為0,這樣就構(gòu)成了一個(gè)環(huán)形計(jì)數(shù)器。初始化復(fù)位時(shí),給q0一個(gè)置位信號(hào),則唯一的1將在環(huán)形計(jì)數(shù)器中循環(huán)移位,每4個(gè)時(shí)鐘同期輸出一個(gè)高電平脈沖。Verilog HDL建模描述用行為級(jí)描述
  • 關(guān)鍵字: 環(huán)形計(jì)數(shù)器  FPGA  Lattice Diamond  Verilog HDL  

不需要加門(mén)電路的自校正環(huán)形計(jì)數(shù)器

D觸發(fā)器組成環(huán)形計(jì)數(shù)器電路圖

三態(tài)門(mén)總線傳輸電路的Multisim仿真方案

  • 基于探索仿真三態(tài)門(mén)總線傳輸電路的目的,采用Multisim10仿真軟件對(duì)總線連接的三態(tài)門(mén)分時(shí)輪流工作時(shí)的波形進(jìn)行了仿真實(shí)驗(yàn)測(cè)試,給出了仿真實(shí)驗(yàn)方案,即用Multisim仿真軟件構(gòu)成環(huán)形計(jì)數(shù)器產(chǎn)生各個(gè)三態(tài)門(mén)的控制信號(hào)、用脈沖信號(hào)源產(chǎn)生各個(gè)三態(tài)門(mén)不同輸入數(shù)據(jù)信號(hào),用Multisim仿真軟件中的邏輯分析儀多蹤同步顯示各個(gè)三態(tài)門(mén)的控制信號(hào)、數(shù)據(jù)輸入信號(hào)及總線輸出信號(hào)波形,結(jié)論是仿真實(shí)驗(yàn)可直觀形象地描述三態(tài)門(mén)總線傳輸電路的工作特性,所述方法的創(chuàng)新點(diǎn)是解決了三態(tài)門(mén)的工作波形無(wú)法用電子實(shí)驗(yàn)儀器進(jìn)行分析驗(yàn)證的問(wèn)題。
  • 關(guān)鍵字: 三態(tài)門(mén)  總線傳輸  環(huán)形計(jì)數(shù)器  邏輯分析儀  
共4條 1/1 1

環(huán)形計(jì)數(shù)器介紹

您好,目前還沒(méi)有人創(chuàng)建詞條環(huán)形計(jì)數(shù)器!
歡迎您創(chuàng)建該詞條,闡述對(duì)環(huán)形計(jì)數(shù)器的理解,并與今后在此搜索環(huán)形計(jì)數(shù)器的朋友們分享。    創(chuàng)建詞條

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473