EEPW首頁(yè) >>
主題列表 >>
現(xiàn)場(chǎng)可編程門陣列(fpga)
現(xiàn)場(chǎng)可編程門陣列(fpga) 文章 進(jìn)入現(xiàn)場(chǎng)可編程門陣列(fpga)技術(shù)社區(qū)
貿(mào)澤9月新添300余新品
- 致力于快速引入新產(chǎn)品與新技術(shù)的業(yè)界知名分銷商貿(mào)澤電子 (MouserElectronics),首要任務(wù)是提供來(lái)自全球700多家廠商的新產(chǎn)品與技術(shù),幫助客戶設(shè)計(jì)出先進(jìn)產(chǎn)品,并加快產(chǎn)品上市速度。 貿(mào)澤2018年9月發(fā)布了超過(guò)302種新品,這些產(chǎn)品均可以當(dāng)天發(fā)貨。 貿(mào)澤上月引入的部分產(chǎn)品包括:Micron串行NOR閃存 Micron串行NOR閃存具有先進(jìn)的接口和低引腳數(shù),簡(jiǎn)單易用,是適用于代碼映射應(yīng)用的簡(jiǎn)單解決方案。先進(jìn)的安全技
- 關(guān)鍵字: FPGA 閃存
Arm聯(lián)手賽靈思FPGA提供免費(fèi)的Cortex-M處理器,助力開(kāi)發(fā)人員拓展設(shè)計(jì)邊界
- Arm宣布與賽靈思攜手合作,通過(guò)Arm DesignStart項(xiàng)目將Arm Cortex-M處理器的優(yōu)勢(shì)帶入FPGA項(xiàng)目開(kāi)發(fā),助力嵌入式開(kāi)發(fā)人員快速、免費(fèi)、方便地獲取成熟的Arm IP。 隨著科技的持續(xù)快速發(fā)展和不斷突破,業(yè)界對(duì)產(chǎn)品設(shè)計(jì)靈活性的需求也隨之提升。據(jù)預(yù)測(cè),2016年至2022年期間,現(xiàn)場(chǎng)可編程門陣列(FPGA)/可編程邏輯器件(PLD)出貨量將增長(zhǎng)74%。*這一發(fā)展趨勢(shì)給OEM廠商帶來(lái)了更大壓力——他們需要以更快的速度和更少的投資開(kāi)發(fā)靈活且基于應(yīng)用程序優(yōu)化的設(shè)計(jì)。為滿足這些需求,無(wú)論采用
- 關(guān)鍵字: Arm FPGA
GPU、FPGA、ASIC、TPU四大AI芯片“爭(zhēng)奇斗艷”
- AI芯片是當(dāng)前科技產(chǎn)業(yè)和社會(huì)關(guān)注的熱點(diǎn),也是AI技術(shù)發(fā)展過(guò)程中不可逾越的關(guān)鍵一環(huán),不管有什么好的AI算法,要想最終應(yīng)用,就必然要通過(guò)芯片實(shí)現(xiàn)?! ≌凙I芯片,就必須先對(duì)AI下一個(gè)定義。在萊迪斯半導(dǎo)體亞太區(qū)資深事業(yè)發(fā)展經(jīng)理陳英仁看來(lái),“AI神經(jīng)網(wǎng)絡(luò)”不是簡(jiǎn)單定義為某類產(chǎn)品,而是一個(gè)新的設(shè)計(jì)方法,“傳統(tǒng)的一些算法,是照規(guī)則、照邏輯的,神經(jīng)網(wǎng)絡(luò)是用數(shù)據(jù)訓(xùn)練出來(lái)的結(jié)果?!蹦墙裉煨【幘徒o大家剖析四大AI芯片?! ∷拇驛I芯片 GPU:又稱顯示核心、視覺(jué)處理器、顯示芯片,是一種專門在個(gè)人電腦、工作站、游戲機(jī)和一
- 關(guān)鍵字: GPU FPGA ASIC
超低功耗FPGA在可穿戴產(chǎn)品的應(yīng)用
- 實(shí)時(shí)在線的環(huán)境感知是許多可穿戴產(chǎn)品希望實(shí)現(xiàn)的功能。為了實(shí)現(xiàn)實(shí)時(shí)在線且準(zhǔn)確的傳感,通常采用兩級(jí)處理的方式來(lái)最小化功耗。第一級(jí)通常是超低功耗實(shí)時(shí)在線的推理引擎,用于執(zhí)行音頻、視頻或IMU檢測(cè),而第二級(jí),更耗電的應(yīng)用處理器保持在睡眠模式。當(dāng)檢測(cè)到預(yù)設(shè)的觸發(fā)情況(例如關(guān)鍵短語(yǔ)、有人出現(xiàn)或特定手勢(shì))時(shí),推理引擎喚醒應(yīng)用處理器。FPGA的并行處理能力和功耗被認(rèn)為非常適合低延遲和實(shí)時(shí)在線模式的推理功能。除了適用于各種互連應(yīng)用,iCE40 UltraPlus還具有1mW的超低功耗和WLCSP封裝,使其成為實(shí)時(shí)在線可穿
- 關(guān)鍵字: FPGA UltraPlus
一種FFT插值正弦波快速頻率估計(jì)算法
- 對(duì)被噪聲污染的正弦波信號(hào)進(jìn)行頻率估計(jì)是信號(hào)參數(shù)估計(jì)中的經(jīng)典問(wèn)題,目前國(guó)內(nèi)外已提出不少方法。文獻(xiàn)給出了在高斯白噪聲中對(duì)正弦波信號(hào)頻率進(jìn)行最大似
- 關(guān)鍵字: FPGA
基于FPGA的簡(jiǎn)易電壓表設(shè)計(jì)
- 傳統(tǒng)的數(shù)字電壓表設(shè)計(jì)通常以大規(guī)模ASIC(專用集成電路)為核心器件,并輔以少量中規(guī)模集成電路及顯示器件構(gòu)成。這種電壓表的設(shè)計(jì)簡(jiǎn)單、精確度高,但是由于采用了ASIC器件使得它欠缺靈活性,其系統(tǒng)功能固定,難以更新擴(kuò)展。而應(yīng)用FPGA設(shè)計(jì)的電壓表,采用FPGA芯片控制通用A/D轉(zhuǎn)換器,可使速度、靈活性大大優(yōu)于通用數(shù)字電壓表。、 本文采用STEP-MAX10M08核心板和STEP Base Board V3.0底板來(lái)完成簡(jiǎn)易電壓表設(shè)計(jì),我們將設(shè)計(jì)拆分成三個(gè)功能模塊實(shí)現(xiàn): ADC081S101_driver
- 關(guān)鍵字: FPGA ASIC
現(xiàn)場(chǎng)可編程門陣列(fpga)介紹
您好,目前還沒(méi)有人創(chuàng)建詞條現(xiàn)場(chǎng)可編程門陣列(fpga)!
歡迎您創(chuàng)建該詞條,闡述對(duì)現(xiàn)場(chǎng)可編程門陣列(fpga)的理解,并與今后在此搜索現(xiàn)場(chǎng)可編程門陣列(fpga)的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)現(xiàn)場(chǎng)可編程門陣列(fpga)的理解,并與今后在此搜索現(xiàn)場(chǎng)可編程門陣列(fpga)的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473