現(xiàn)場可編程門陣列(fpga) 文章 進入現(xiàn)場可編程門陣列(fpga)技術(shù)社區(qū)
基于FPGA的網(wǎng)絡(luò)化HID電子鎮(zhèn)流器控制芯片的研究
- 本文利用FPGA作為平臺,設(shè)計了包括DALI通訊協(xié)議棧和數(shù)字化的恒功率PI控制模塊的HID控制芯片。本文首先利用理論分析和仿真設(shè)計給出了通訊協(xié)議與PI控制器的計算機仿真設(shè)計與驗證,分析了系統(tǒng)的工作性能,在此基礎(chǔ)上設(shè)計出了基于FPGA硬件平臺的DALI的通訊協(xié)議棧,為網(wǎng)絡(luò)化鎮(zhèn)流器的設(shè)計提供了完備的通訊接口和可供用戶直接調(diào)用的通訊協(xié)議編解碼平臺,設(shè)計出了可實現(xiàn)全橋HID燈恒流、恒功率逆變功能的數(shù)字PI控制模塊,通過實驗驗證,該控制芯片的功能齊全,恒流、恒功率控制精度高、響應(yīng)快,且控制策略更加靈活和準確可靠,
- 關(guān)鍵字: DALI通訊協(xié)議棧 HID控制 FPGA
基于FPGA的ATM采集卡的設(shè)計與實現(xiàn)
- 4口155M異步傳送模式(asynchronous transfer mode,ATM)業(yè)務(wù)采集卡實現(xiàn)對4個155 M ATM overSDH/SONET接口的數(shù)據(jù)采集,基于大容量FPGA(field programmable gate array)實現(xiàn)AAL2/AAL5的線速信元重組,重組后生成的AAL2SSSAR-SDU/AAL5 CPCS-SDU加上時間戳、ATM通道標識后,封裝成以太網(wǎng)報文,通過采集輸出口輸出給信令協(xié)議分析服務(wù)器,可實現(xiàn)對Iu-CS、Iu-PS接口的信令監(jiān)測,同時支持cell m
- 關(guān)鍵字: ATM 異步傳送模式 FPGA
基于DSP EMIF口及FPGA設(shè)計并實現(xiàn)多DSP嵌入式系統(tǒng)
- 在實時圖像處理、雷達信號處理、軟件無線電、電子對抗、3G數(shù)值仿真計算中,單DSP無法滿足實時性和高速運算量要求,往往需要多DSP進行協(xié)同處理。本文針對DSP的EMIF接口和FPGA的特點,設(shè)計8個DSP通信的嵌入式系統(tǒng)。
- 關(guān)鍵字: 多DSP嵌入式系統(tǒng) EMIF FPGA
基于FPGA和PCI的AFDX終端接口卡設(shè)計
- 航空電子全雙工交換式以太網(wǎng)(AFDX)是在商用以太網(wǎng)的基礎(chǔ)上經(jīng)過改進實時性和可靠性建立起來的。依據(jù)ARINC664規(guī)范第7部分對終端接口卡時延和抖動的性能要求,提出基于FPGA和PCI的AFDX終端接口卡的整體設(shè)計方案,對發(fā)送和接收模塊等關(guān)鍵模塊進行了設(shè)計,并分析了PCI接口驅(qū)動程序。測試結(jié)果表明,該接口卡實時性好、傳輸速率高、穩(wěn)定可靠,符合AFDX協(xié)議標準。
- 關(guān)鍵字: 全雙工交換式以太網(wǎng) 實時性 FPGA
基于FPGA的四通道視頻縮放引擎的研究及設(shè)計
- 設(shè)計了一種可實現(xiàn)4路視頻信號縮放和幀率轉(zhuǎn)換的電路架構(gòu)。視頻信號依次經(jīng)過縮小模塊、幀率轉(zhuǎn)換模塊以及放大模塊,有效地減少了幀率轉(zhuǎn)換對存儲器帶寬的需求。
- 關(guān)鍵字: 幀率轉(zhuǎn)換 加權(quán)均值算法 FPGA
LTE上行DFT/IDFT的一種設(shè)計實現(xiàn)
- MSL4163提供1MHz I2C串口,器件包括先進的PWM引擎以及片上EEPROM等。主要用在電視和臺式電腦監(jiān)視器、醫(yī)療、工業(yè)儀表和汽車音/視頻顯示器。本文介紹了MSL4163/MSL4164主要特性、方框圖和典型應(yīng)用電路、級聯(lián)連接電路。
- 關(guān)鍵字: 3GPP協(xié)議 流水線結(jié)構(gòu) FPGA
數(shù)字基帶預(yù)失真系統(tǒng)中環(huán)路延遲估計的FPGA實現(xiàn)
- 基于FPGA芯片Stratix II EP2S60F672C4設(shè)計實現(xiàn)了數(shù)字基帶預(yù)失真系統(tǒng)中的環(huán)路延遲估計模塊。該模塊運用了一種環(huán)路延遲估計新方法,易于FPGA實現(xiàn)。同時,在信號失真的情況下也能給出正確的估計結(jié)果。Modelsim SE 6.5c的時序仿真結(jié)果和SignalTaps II的硬件調(diào)試結(jié)果驗證了模塊的有效性。
- 關(guān)鍵字: 數(shù)字基帶預(yù)失真系統(tǒng) 環(huán)路延遲估計 FPGA
基于FPGA的VHDL語言電路優(yōu)化設(shè)計
- 在VHDL語言電路優(yōu)化設(shè)計當(dāng)中,優(yōu)化問題主要包括面積優(yōu)化和速度優(yōu)化。面積優(yōu)化是指CPLD/FPGA的資源利用率優(yōu)化,即用盡可能少的片內(nèi)資源實現(xiàn)更多電路功能;速度優(yōu)化是指設(shè)計系統(tǒng)滿足一定的速度要求。
- 關(guān)鍵字: 電路優(yōu)化設(shè)計 VHDL FPGA
現(xiàn)場可編程門陣列(fpga)介紹
您好,目前還沒有人創(chuàng)建詞條現(xiàn)場可編程門陣列(fpga)!
歡迎您創(chuàng)建該詞條,闡述對現(xiàn)場可編程門陣列(fpga)的理解,并與今后在此搜索現(xiàn)場可編程門陣列(fpga)的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對現(xiàn)場可編程門陣列(fpga)的理解,并與今后在此搜索現(xiàn)場可編程門陣列(fpga)的朋友們分享。 創(chuàng)建詞條
熱門主題
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473