首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> 誤碼測試儀

基于ADμC7020的高速誤碼測試儀

  • 針對國內(nèi)外高速誤碼測試儀價(jià)格昂貴、系統(tǒng)復(fù)雜的現(xiàn)狀,采用ADI公司的ARM7TDMI微控制器ADμC7020和Silicon Laboratoties公司生產(chǎn)的XFP收發(fā)芯片Si5040,設(shè)計(jì)一種簡易、低成本的誤碼測試系統(tǒng)。系統(tǒng)由Si5040、ADμCT020和虛擬儀器Lab Windows/CVI組成。Si5040具有可編程的偽隨機(jī)碼比特流生成和比較功能,讀出誤碼值,通過ADμC7020計(jì)算得到誤碼率,并通過I2C接口與Lab Windows/CVI構(gòu)成的上位機(jī)進(jìn)行通信。
  • 關(guān)鍵字: C7020  誤碼測試儀    

高速突發(fā)模式誤碼測試儀的FPGA實(shí)現(xiàn)方案

  • 摘要:突發(fā)模式誤碼測試儀與一般連續(xù)誤碼測試儀不同,其接收端在誤碼比對前要實(shí)現(xiàn)在十幾位內(nèi),對具有相位跳變特點(diǎn)的信號進(jìn)行時(shí)鐘提取和數(shù)據(jù)恢復(fù),并且在誤碼比對時(shí)須濾除前導(dǎo)碼和定界符,僅對有效數(shù)據(jù)進(jìn)行誤碼統(tǒng)計(jì)。
  • 關(guān)鍵字: FPGA  模式  誤碼測試儀  實(shí)現(xiàn)方案    

基于FPGA的RS485接口誤碼測試儀的設(shè)計(jì)

  • 摘要:介紹了一種基于FPGA的誤碼測試儀的設(shè)計(jì)原理、實(shí)現(xiàn)過程及調(diào)試經(jīng)驗(yàn)。該誤碼測試系統(tǒng)使用RS485接口...
  • 關(guān)鍵字: FPGA  RS485  誤碼測試儀  

FPGA配合預(yù)失真技術(shù)的解調(diào)誤碼測試儀

  • 1 引言
    工程實(shí)踐中,我們往往需要對所設(shè)計(jì)的硬件電路進(jìn)行設(shè)計(jì)檢驗(yàn)以保證其正常運(yùn)作,從而才能進(jìn)一步支持基于該硬件的復(fù)雜程序的正確調(diào)試。這樣,特定的相應(yīng)測試系統(tǒng)設(shè)計(jì)就顯得尤為重要,不僅可以保證硬件的健康度,
  • 關(guān)鍵字: FPGA  預(yù)失真  解調(diào)  誤碼測試儀    
共4條 1/1 1

誤碼測試儀介紹

  誤碼測試儀是評估信道性能的基本測量儀器。通過檢測數(shù)據(jù)傳輸系統(tǒng)的誤碼性能指標(biāo)(包括誤碼率、誤碼間隔、無誤碼間隔等)對其系統(tǒng)傳輸質(zhì)量進(jìn)行評估。誤碼測試儀測量方法一經(jīng)提出,就在測量領(lǐng)域中獲得了廣泛的關(guān)注,諸多優(yōu)點(diǎn)已得到了廣泛認(rèn)可。  接口類型和速率齊全,功能完善,滿足多種數(shù)字信道測試要求;  體積小、攜帶方便,適合各種測試需求;  采用可充電鋰電池供電及低功耗設(shè)計(jì),在鋰電池充足電的情況下能滿足4小時(shí) [ 查看詳細(xì) ]

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473