首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> ad-mix

基于CPCI總線的智能AD,DA模塊設(shè)計(jì)

  • 基于CPCI總線的智能AD,DA模塊設(shè)計(jì), 在工業(yè)控制領(lǐng)域,為了實(shí)現(xiàn)采集和控制功能,經(jīng)常會(huì)使用到A/D,D/A模塊。在實(shí)際使用中A/D,D/A模塊和主機(jī)之間通信方式可以有很多選擇。比如RS 232,RS 422,網(wǎng)絡(luò)等接口方式。在該設(shè)計(jì)中A/D,D/A模塊通過CPCI總線與主機(jī)通信,通過A/D接口采集數(shù)據(jù),經(jīng)過伺服控制軟件處理,輸出模擬量驅(qū)動(dòng)執(zhí)行機(jī)構(gòu)。
  • 關(guān)鍵字: DA  模塊  設(shè)計(jì)  AD  智能  CPCI  總線  基于  

基于AD7266的多路2Ms/s同步采樣A/D模塊的設(shè)計(jì)

  • 摘要:AD公司的AD7266提供了先進(jìn)的功能和特性。AD7266是一款差分/單端輸入、雙核2 MSPS、12位、3通道SAR A/D轉(zhuǎn)換器,為業(yè)界遙遙領(lǐng)先的同步采樣ADC。AD7266共有6個(gè)模擬輸入通道,能夠直接與光電編碼器連接,無(wú)需外部
  • 關(guān)鍵字: 7266  2Ms  AD  多路    

基于可變?cè)鲆娣糯笃鱒GA AD603的帶寬直流放大器的

  • 帶寬放大器是指工作頻率上限與下限之比遠(yuǎn)大于l 的放大電路。這類電路主要用于放大視頻信號(hào)、脈沖信號(hào)或射頻信號(hào)。本文提出了一種以可變?cè)鲆娣糯笃鱒GA AD603 為核心,結(jié)合外圍模擬及數(shù)字電路實(shí)現(xiàn)寬帶放大器的設(shè)計(jì)方法
  • 關(guān)鍵字: VGA  603  AD  可變?cè)鲆娣糯笃?/a>    

用開關(guān)電源給高速AD轉(zhuǎn)換器供電的優(yōu)缺點(diǎn)

  • 系統(tǒng)設(shè)計(jì)工程師常被要求降低總體功耗,以減少對(duì)我們環(huán)境的影響,同時(shí)降低投資和運(yùn)營(yíng)成本。他們還需要提高電路密度,以便實(shí)現(xiàn)外形尺寸更小的電子系統(tǒng),并且能在更嚴(yán)苛的環(huán)境下工作。遺憾的是,若將高功耗解決方案整合
  • 關(guān)鍵字: 供電  缺點(diǎn)  轉(zhuǎn)換器  AD  高速  開關(guān)電源  

基于FPGA的AD9910控制設(shè)計(jì)

  • 為了滿足目前對(duì)數(shù)據(jù)處理速度的需求,設(shè)計(jì)了一種基于FPGA+DDS的控制系統(tǒng)。根據(jù)AD9910的特點(diǎn)設(shè)計(jì)了控制系統(tǒng)的硬件部分,詳細(xì)闡述了電源、地和濾波器的設(shè)計(jì)。設(shè)計(jì)了FPGA的軟件控制流程,給出了流程圖和關(guān)鍵部分的例程,并對(duì)DDS AD9910各個(gè)控制寄存器的設(shè)置與時(shí)序進(jìn)行詳細(xì)說明,最后給出了實(shí)驗(yàn)結(jié)果。實(shí)驗(yàn)結(jié)果證明輸出波形質(zhì)量高、效果好。對(duì)于頻率源的設(shè)計(jì)與實(shí)現(xiàn)具有工程實(shí)踐意義。
  • 關(guān)鍵字: FPGA  9910  AD  控制設(shè)計(jì)    

基于Multibus總線的隔離AD/DA模塊設(shè)計(jì)

  • 摘要:AD/DA模塊通過Multibus總線與主機(jī)通訊,通過AD接口采集數(shù)據(jù),經(jīng)過控制軟件處理,輸出模擬量驅(qū)動(dòng)執(zhí)行機(jī)構(gòu)。本文簡(jiǎn)要介紹了AD/DA模塊的設(shè)計(jì)原理和實(shí)現(xiàn)方法,并對(duì)一些關(guān)鍵技術(shù)進(jìn)行介紹。
    關(guān)鍵詞:AD/DA模塊;
  • 關(guān)鍵字: AD/DA  采集數(shù)據(jù)  放大器  CPLD  

用AD5370模數(shù)轉(zhuǎn)換器組成的可編程40通道輸出電路

  • 本電路采用多通道DAC配置,各組通道具有不同的輸出范圍。它利用AD5370提供40個(gè)DAC通道,具有16位分辨率。AD5370經(jīng)過配置,8個(gè)通道具有plusmn;10 V的輸出范圍,另外24個(gè)通道具有minus;4 V至+8 V的輸出范圍。AD5370是
  • 關(guān)鍵字: 5370  AD  模數(shù)轉(zhuǎn)換器  可編程    

基于CPLD和AD9857的數(shù)字化多模式調(diào)制單元設(shè)計(jì)

  • 摘要: 介紹了一種跟蹤雷達(dá)數(shù)字化多模式調(diào)制單元的設(shè)計(jì)方案, 給出了使用CPLD和DDS芯片AD9857 (數(shù)字正交上變頻器) 來生成調(diào)制信號(hào)的實(shí)現(xiàn)方法, 同時(shí)以脈內(nèi)相位編碼信號(hào)和非線性調(diào)頻信號(hào)為例, 給出了其軟件實(shí)現(xiàn)方法,
  • 關(guān)鍵字: CPLD  9857  AD  數(shù)字化    

基于AD7799的熱敏電阻高精度測(cè)溫系統(tǒng)

  • 針對(duì)海洋中投棄式儀器的快速響應(yīng)高精度測(cè)溫要求,提出了一種基于AD7799的熱敏電阻測(cè)溫設(shè)計(jì)方案。該方案采用24位△-∑高精度A/D轉(zhuǎn)換器AD7799為核心部件,以高靈敏度負(fù)溫度系數(shù)熱敏電阻為溫度傳感器,MSP430單片機(jī)為MCU,實(shí)現(xiàn)了系統(tǒng)的數(shù)字化;通過多點(diǎn)校準(zhǔn)插值的方法使系統(tǒng)獲得測(cè)溫高精度。經(jīng)過大量實(shí)驗(yàn)證明該系統(tǒng)工作穩(wěn)定,可靠性高。實(shí)驗(yàn)數(shù)據(jù)表明系統(tǒng)的分辨率超過0.001℃,測(cè)溫精度可達(dá)0.02℃。
  • 關(guān)鍵字: 7799  AD  熱敏電阻  高精度    

基于FPGA的AD7862接口電路設(shè)計(jì)

  • 摘要:針對(duì)在自動(dòng)控制系統(tǒng)設(shè)計(jì)領(lǐng)域和通信領(lǐng)域中有著廣泛運(yùn)用的AD7862芯片,介紹了一種基于FPGA的驅(qū)動(dòng)接口電路的設(shè)計(jì)。闡述了 AD7862的特點(diǎn)及基本功能,以及基于這些功能特點(diǎn)的驅(qū)動(dòng)時(shí)序,并以此時(shí)序?yàn)榛A(chǔ)在FPGA芯片中
  • 關(guān)鍵字: FPGA  7862  AD  接口    

基于ARM核的ADμC7O26硬件系統(tǒng)開發(fā)及其在醫(yī)療儀器中的應(yīng)用

  • 基于ARM核的ADμC7O26硬件系統(tǒng)開發(fā)及其在醫(yī)療儀器中的應(yīng)用,本文結(jié)合目前醫(yī)學(xué)院校的特點(diǎn)和影像設(shè)備學(xué)教學(xué)的需求,為了能更好得使學(xué)生理解醫(yī)學(xué)影像設(shè)備學(xué)原理,設(shè)計(jì)一套可以完成影像設(shè)備學(xué)控制部分功能的硬件系統(tǒng)開發(fā)板,該開發(fā)板板不僅能夠使醫(yī)學(xué)影像專業(yè)的學(xué)生做多項(xiàng)設(shè)備實(shí)驗(yàn),鞏固所學(xué)的技術(shù)專業(yè)課,培養(yǎng)學(xué)生的動(dòng)手能力和創(chuàng)新能力,而且可以為從事醫(yī)療儀器開發(fā)的教師或技術(shù)人員提供一個(gè)較好的開發(fā)平臺(tái)。
  • 關(guān)鍵字: 開發(fā)  及其  醫(yī)療儀器  應(yīng)用  系統(tǒng)  硬件  ARM  AD  C7O26  基于  

多光譜可見光遙感圖像壓縮系統(tǒng)設(shè)計(jì)

  • 摘要:為了實(shí)現(xiàn)多光譜可見光遙感圖像高質(zhì)量壓縮的要求,提出以JPEG2000壓縮標(biāo)準(zhǔn)為理論,將FPGA與專用壓縮芯片ADV212相結(jié) 合的空間遙感圖像壓縮方法。該系統(tǒng)設(shè)計(jì)采用ADV212,通過小波變換及熵編碼實(shí)現(xiàn)對(duì)大數(shù)據(jù)量的空間
  • 關(guān)鍵字: RAM  FPGA  AD  

基于AD7606同步采樣ADC的智能電網(wǎng)方案設(shè)計(jì)

  • 摘 要:AD7606是ADI公司推出的新一代16位、8通道、同步采樣、雙極性輸入的模擬數(shù)字轉(zhuǎn)換器ADC。本文以國(guó)家智能電網(wǎng)的發(fā)展為契機(jī),基于智能化變電站的解決方案,重點(diǎn)介紹AD7606系列ADC的設(shè)計(jì)要點(diǎn)和注意事項(xiàng),為電力系統(tǒng)
  • 關(guān)鍵字: ADC  AD  同步采樣    

下變頻器件AD6620的原理及設(shè)計(jì)配置

  • A/D轉(zhuǎn)換和數(shù)字下變頻是軟件無(wú)線電體系結(jié)構(gòu)中非常重要的兩個(gè)關(guān)鍵技術(shù)。文中給出了對(duì)AD6620進(jìn)行配置,以使得ADC的數(shù)據(jù)輸出在內(nèi)部可直接連接到接收器的DDC輸入矩陣,從而簡(jiǎn)化設(shè)計(jì),減少連接產(chǎn)生的寄生信號(hào)的配置方法。
  • 關(guān)鍵字: 6620  AD  下變頻  器件    

利用數(shù)字電位計(jì)AD5292構(gòu)建30V低成本DAC

  • 電路功能與優(yōu)勢(shì)
    圖1所示電路采用digiPOT+系列數(shù)字電位計(jì)AD5292、雙通道運(yùn)算放大器ADA4091-2和基準(zhǔn)電壓源ADR512,提供一種低成本、高電壓、單極性DAC。該電路提供10位分辨率,輸出電壓范圍為0 V至30 V,能夠提供最高
  • 關(guān)鍵字: 5292  30V  DAC  AD    
共198條 8/14 |‹ « 5 6 7 8 9 10 11 12 13 14 »

ad-mix介紹

您好,目前還沒有人創(chuàng)建詞條ad-mix!
歡迎您創(chuàng)建該詞條,闡述對(duì)ad-mix的理解,并與今后在此搜索ad-mix的朋友們分享。    創(chuàng)建詞條

熱門主題

AD-Mix    樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473