首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> asic-to-fpga

打破國(guó)外壟斷,安路FPGA引領(lǐng)行業(yè)創(chuàng)新

  • 2019年10月23日,國(guó)產(chǎn)FPGA創(chuàng)新者上海安路信息科技有限公司(以下簡(jiǎn)稱“安路科技”)在北京成功召開2019安路科技FPGA技術(shù)研討會(huì),應(yīng)對(duì)通信接口、工業(yè)控制、顯示控制、接口擴(kuò)展、IoT應(yīng)用等市場(chǎng)不斷變化的設(shè)計(jì)需求,以及當(dāng)前5G和AI的發(fā)展速度,在廣受市場(chǎng)歡迎的ELF1/ELF2系列產(chǎn)品基礎(chǔ)上,安路科技在今年推出了第三代“小精靈”ELF3系列高性能、低功耗FPGA產(chǎn)品,以及支持ELF的配套開發(fā)軟件Tang Dynasty4.6(TD4.6)。在此次技術(shù)研討會(huì)上,安路科技 FAE總監(jiān)郭喜林及相關(guān)負(fù)責(zé)人對(duì)
  • 關(guān)鍵字: FPGA  安路科技  研討會(huì)  

Xilinx躋身《財(cái)富》“未來50強(qiáng)”榜單,位列半導(dǎo)體行業(yè)之首

  • 榮登《財(cái)富》雜志“未來 50 強(qiáng)”榜單,不僅是對(duì)賽靈思持續(xù)引領(lǐng)自適應(yīng)和智能計(jì)算發(fā)展戰(zhàn)略方向的肯定,也是賽靈思從器件公司轉(zhuǎn)型至平臺(tái)公司取得重大進(jìn)展的有力證明。近日,《財(cái)富》雜志 2019 年“未來 50 強(qiáng)”榜單出爐,自適應(yīng)和智能計(jì)算的全球領(lǐng)導(dǎo)企業(yè)賽靈思榮登榜單,并以第 17 位的排名成為半導(dǎo)體行業(yè)排名最高的公司。“未來 50 ?強(qiáng)”榜單由《財(cái)富》雜志與波士頓咨詢公司( BCG )合作評(píng)選,旨在發(fā)現(xiàn)最具長(zhǎng)期發(fā)展?jié)摿Φ墓?。首度躋身 2019 年度榜單并位列半導(dǎo)體行業(yè)之首的賽靈思公司,力壓英偉達(dá)(第
  • 關(guān)鍵字: FPGA  自適應(yīng)加速器  

高性能電源助力工業(yè)4.0及5G基站設(shè)計(jì),MPS推出系列電源模塊

  • 隨著工業(yè)4.0自動(dòng)化以及5G時(shí)代的到來,與之對(duì)應(yīng)的新設(shè)備迎來了新一輪的爆發(fā),例如5G基站、測(cè)試設(shè)備、光模塊、邊緣計(jì)算以及云計(jì)算、工業(yè)自動(dòng)化等。這些新設(shè)備對(duì)板載電源提出了新的挑戰(zhàn),它們要求更短的開發(fā)周期,更小的方案尺寸, 更優(yōu)的散熱設(shè)計(jì), 更低的 EMI 噪聲, 同時(shí)電源設(shè)計(jì)師還面臨更高的 FPGA 等復(fù)雜電源時(shí)序管理以及系統(tǒng)集成要求和高速ADC/DAC 的低噪聲供電難題。針對(duì)這些新的挑戰(zhàn), MPS 電源模塊 可以提供高效、簡(jiǎn)單、可靠的解決方案, 實(shí)現(xiàn)更優(yōu)的性能,大大簡(jiǎn)化原路圖和 PCB 布板,最大限度地減
  • 關(guān)鍵字: 電源  模塊  FPGA  

Xilinx祭出Vitis統(tǒng)一軟件平臺(tái),面向軟硬件和AI等所有開發(fā)者

  • 這幾年,很多芯片硬件公司在向軟件和生態(tài)環(huán)境方向下功夫。例如近日,賽靈思公司(Xilinx)發(fā)布重磅產(chǎn)品——Vitis統(tǒng)一軟件平臺(tái),把應(yīng)用領(lǐng)域拓得更寬,可以讓包括軟件工程師和 AI 科學(xué)家在內(nèi)的廣大開發(fā)者受益于硬件靈活應(yīng)變的優(yōu)勢(shì)。Vitis 統(tǒng)一軟件平臺(tái)眾所周知,賽靈思是 FPGA、硬件可編程 SoC 及 ACAP(自適應(yīng)加速平臺(tái)) 的發(fā)明者,這幾年一直向軟件方向和AI方向發(fā)力,以利于其硬件的開發(fā)和應(yīng)用。前幾年就推出了Vivado設(shè)計(jì)套件,此次新的Vitis更進(jìn)一步。歷經(jīng)五年、投入總計(jì) 1000 個(gè)人工年而
  • 關(guān)鍵字: FPGA  AI  平臺(tái)  

Xilinx隆重發(fā)布Vitis統(tǒng)一軟件平臺(tái):面向所有開發(fā)者解鎖全新設(shè)計(jì)體驗(yàn)

  • Vitis將賦予軟件開發(fā)者靈活應(yīng)變的硬件,同時(shí)將提高硬件設(shè)計(jì)者的工作效率近日,自適應(yīng)和智能計(jì)算的全球領(lǐng)導(dǎo)企業(yè)賽靈思公司(Xilinx, Inc.,(NASDAQ:XLNX))今天宣布推出 Vitis? (發(fā)音為 Vī-tis)—這是一款統(tǒng)一軟件平臺(tái),可以讓包括軟件工程師和 AI 科學(xué)家在內(nèi)的廣大開發(fā)者都能受益于硬件靈活應(yīng)變的優(yōu)勢(shì)。歷經(jīng)五年、投入總計(jì) 1000 個(gè)人工年而打造,Vitis 統(tǒng)一軟件平臺(tái)無需用戶深入掌握硬件專業(yè)知識(shí),即可根據(jù)軟件或算法代碼自動(dòng)適配和使用賽靈思硬件架構(gòu)。此外,Vitis 平臺(tái)不限
  • 關(guān)鍵字: FPGA  AI  特定領(lǐng)域  

萊迪思CrossLinkPlus FPGA:加速和增強(qiáng)基于MIPI的視頻橋接

  • 萊迪思半導(dǎo)體公司(NASDAQ:LSCC),低功耗可編程器件的領(lǐng)先供應(yīng)商,今日宣布推出CrossLinkPlus? FPGA系列產(chǎn)品,適用于采用MIPI D-PHY的嵌入式視覺系統(tǒng)。CrossLinkPlus器件作為創(chuàng)新的低功耗FPGA,擁有集成閃存、一個(gè)硬MIPI D-PHY、可實(shí)現(xiàn)面板瞬時(shí)顯示的高速I/O以及靈活的片上編程特性。此外萊迪思還提供現(xiàn)成的IP和參考設(shè)計(jì)來加速實(shí)現(xiàn)和增強(qiáng)傳感器與顯示器的橋接、聚合和分屏功能,這些是工業(yè)、汽車、計(jì)算和消費(fèi)電子等應(yīng)用的常用功能。開發(fā)人員希望通過為嵌入式視覺系統(tǒng)添加
  • 關(guān)鍵字: FPGA  嵌入式視覺  

智原系統(tǒng)單芯片ASIC設(shè)計(jì)接量連續(xù)三年倍數(shù)增長(zhǎng)

  • ASIC設(shè)計(jì)服務(wù)暨IP研發(fā)銷售廠商智原科技9月18日發(fā)布其系統(tǒng)單芯片(SoC)設(shè)計(jì)案數(shù)量已連續(xù)三年倍增,其中以28納米與40納米工藝為主;相較于先進(jìn)工藝,這兩個(gè)工藝的進(jìn)入商業(yè)門坎較低,相對(duì)應(yīng)的IP布局完整且低風(fēng)險(xiǎn),為客戶提供更具競(jìng)爭(zhēng)力的SoC成本優(yōu)勢(shì)。
  • 關(guān)鍵字: ASIC  智原科技  SoC  

Intel開始出貨10nm Agilex FPGA:DDR5、PCIe 5.0

  • Intel 10nm工藝雖然有些姍姍來遲,但是布局深廣,包括面向筆記本和服務(wù)器的Ice Lake、3D立體封裝的Lakefield、面向5G基礎(chǔ)設(shè)施的Snow Ridge,還有一款全新的FPGA。
  • 關(guān)鍵字: 英特爾  10nm  DDR5  FPGA  PCIe 5.0  

賽靈思:FPGA視頻加速,解決行業(yè)兩大痛點(diǎn)

  • 2019年8月23日,賽靈思在京召開媒體采訪會(huì)。會(huì)上,賽靈思視頻與圖像處理高級(jí)市場(chǎng)營(yíng)銷經(jīng)理Sean Gardner先生向大家介紹了公司關(guān)于視頻加速的相關(guān)方案。
  • 關(guān)鍵字: 數(shù)據(jù)中心  視頻加速  FPGA  

基于FPGA和千兆以太網(wǎng)的線陣X射線圖像采集傳輸系統(tǒng)

  •   楊?地(電子科技大學(xué)?電子科學(xué)與工程學(xué)院,四川?成都?610054)  摘?要:基于FPGA核心與千兆以太網(wǎng)傳輸技術(shù)組建線陣x射線圖像采集傳輸系統(tǒng)。FPGA芯片為核心控制,實(shí)現(xiàn)對(duì)X射線探測(cè)器控制、探測(cè)器信號(hào)積分時(shí)序、ADC采集時(shí)序控制、采集板間數(shù)據(jù)傳輸、千兆以太網(wǎng)數(shù)據(jù)傳輸控制。X射線探測(cè)器與采集板,采用菊花鏈數(shù)據(jù)傳輸結(jié)構(gòu)方式以應(yīng)對(duì)不同規(guī)模的場(chǎng)景。千兆以太網(wǎng)的傳輸確保了圖像數(shù)據(jù)的實(shí)時(shí)、高速與精準(zhǔn)度?! £P(guān)鍵詞:圖像采集;x射線檢測(cè);FPGA;千兆以太網(wǎng)  0 引言  隨著公共安全越來越受到公眾的重視,X
  • 關(guān)鍵字: 201909  圖像采集  x射線檢測(cè)  FPGA  千兆以太網(wǎng)  

國(guó)產(chǎn)FPGA進(jìn)軍日本,高云半導(dǎo)體正式簽約日本丸文株式會(huì)社

  • 全球增長(zhǎng)速度最快的可編程邏輯廠商廣東高云半導(dǎo)體科技股份有限公司(以下簡(jiǎn)稱“高云半導(dǎo)體”)宣布,簽約日本丸文株式會(huì)社(以下簡(jiǎn)稱“丸文”)為其日本經(jīng)銷商,以進(jìn)一步拓展全球銷售網(wǎng)絡(luò)。
  • 關(guān)鍵字: FPGA  日本  高云半導(dǎo)體  

臺(tái)積電業(yè)績(jī)?cè)龠M(jìn)補(bǔ) 賽靈思推16納米制程全球容量最大FPGA

  • 晶圓代工大廠臺(tái)積電業(yè)績(jī)?cè)龠M(jìn)補(bǔ),其重要客戶之一的FPGA廠商賽靈思(Xilinx)宣布,推出采用臺(tái)積電16納米制程,全球容量最大的Virtex UltraScale+VU19P FPGA,擴(kuò)展旗下Virtex UltraScale+系列產(chǎn)品。
  • 關(guān)鍵字: 臺(tái)積電  賽靈思  FPGA  

賽靈思發(fā)布世界最大FPGA芯片:350億晶體管

  • 賽靈思(Xilinx)今天宣布推出世界最大的FPGA芯片“Virtex UltraScale+ VU19P”,擁有多達(dá)350億個(gè)晶體管,密度在同類產(chǎn)品中也是最大的,相比上代Virtex UltraScale VU440增大了1.6倍,而功耗降低了60%。雖然具體面積沒有公布,和日前那個(gè)1.2萬(wàn)億晶體管、46225平方毫米、AI計(jì)算專用的世界最大芯片不在一個(gè)數(shù)量級(jí),但在FPGA的世界里,絕對(duì)是個(gè)超級(jí)龐然大物,從官方圖看已經(jīng)可以蓋住一個(gè)馬克杯的杯口。相比之下,AMD 64核心的二代霄龍為320億個(gè)晶體管,NV
  • 關(guān)鍵字: 芯片  晶體管  FPGA  賽靈思  

BittWare 宣布對(duì) Eideticom 進(jìn)行戰(zhàn)略投資并拓寬基于 FPGA 的 NVMe 加速器產(chǎn)品組合以將 EDSFF 納入其中

  • 新加坡–2019 年8月21日–Molex旗下的 BittWare 公司是一家采用FPGG技術(shù)的企業(yè)級(jí) NVMe 存儲(chǔ)平臺(tái)領(lǐng)域領(lǐng)先供應(yīng)商,宣布將對(duì) Eideticom 進(jìn)行戰(zhàn)略投資并開展協(xié)作 – 后者在高增長(zhǎng)的新興計(jì)算存儲(chǔ)市場(chǎng)上是廣受認(rèn)可的領(lǐng)導(dǎo)者。BittWare 市場(chǎng)副總裁 Craig Petrie 表示:“我們對(duì) Eideticom 的投資合作將加快基于 NVMe 的計(jì)算存儲(chǔ)解決方案的推出,并且協(xié)助我們的客戶在降低風(fēng)險(xiǎn)和成本的同時(shí),實(shí)現(xiàn)創(chuàng)新。通過分享兩種尖端產(chǎn)品的詳細(xì)信息,我們正在拓展 BittWar
  • 關(guān)鍵字: BittWare  Eideticom  戰(zhàn)略投資  FPGA 的 NVMe 加速器產(chǎn)品組合  EDSFF  

推進(jìn)FPGA發(fā)展 紫光國(guó)微擬對(duì)紫光同創(chuàng)增資

  • 日前,紫光國(guó)微發(fā)布公告稱,擬對(duì)全資子公司西藏茂業(yè)創(chuàng)芯投資有限公司(以下簡(jiǎn)稱“茂業(yè)創(chuàng)芯”)增資1億元人民幣,以助力茂業(yè)創(chuàng)芯對(duì)參股子公司深圳市紫光同創(chuàng)電子有限公司(以下簡(jiǎn)稱“紫光同創(chuàng)”)增資事項(xiàng)順利實(shí)施。
  • 關(guān)鍵字: FPGA  紫光國(guó)微  紫光同創(chuàng)  
共6768條 26/452 |‹ « 24 25 26 27 28 29 30 31 32 33 » ›|

asic-to-fpga介紹

您好,目前還沒有人創(chuàng)建詞條asic-to-fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)asic-to-fpga的理解,并與今后在此搜索asic-to-fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

ASIC-to-FPGA    樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473