avr-gccap 文章 進入avr-gccap技術社區(qū)
基于AVR單片機的ISP1362OTG設計
- 本文設計的USB 0TG主從機系統(tǒng)性能穩(wěn)定,數(shù)據(jù)傳輸效率高。測試表明,此設計能夠正確地實現(xiàn)USB 0TG主從機間的數(shù)據(jù)交換,性能可以滿足設備間的數(shù)據(jù)傳輸要求,同時又能很好地控制成本,具有一定的實用價值。
- 關鍵字: 設計 ISP1362OTG 單片機 AVR 基于
單片機在萬年歷中的應用設計
- 摘要:AVR系列ATmega128L單片機作為主控芯片,該芯片可通過ISP接口方便地對其內(nèi)建Flash進行擦除和寫入操作;采用 DALLAS公司的具有涓細電流充電功能的低功耗的DS1302作為實時時鐘芯片,該芯片可以對年、月、日、周日
- 關鍵字: AVR
基于AVR和CPLD的高速數(shù)據(jù)采集系統(tǒng)的設計
- 輸入系統(tǒng)的信息大多數(shù)是模擬量,為使計算機能夠處理這些模擬量,必須經(jīng)由數(shù)據(jù)采集系統(tǒng)將模擬量轉(zhuǎn)化為數(shù)字量...
- 關鍵字: AVR CPLD 高速數(shù)據(jù)采集
基于AVR和CPLD的高速數(shù)據(jù)采集系統(tǒng)
- 為了提高數(shù)據(jù)采集卡的速度,同時降低成本,設計一種并行數(shù)據(jù)采集系統(tǒng),要求并行采集速度大于10 Mb/s。整個系統(tǒng)由AVR與CPLD控制實現(xiàn),通過MAXl308完成模數(shù)轉(zhuǎn)換,并設計搭建了其外圍電路。采用12路數(shù)據(jù)存儲模式存儲高速采集的數(shù)據(jù)。實驗依據(jù)存儲要求搭建硬件電路并調(diào)試,示波器顯示的波形結(jié)果8組脈沖序列完全對齊,沒有出現(xiàn)時序混亂,同時并行處理過程中不相互影響,實現(xiàn)了低成本高速多路采集的設計要求。
- 關鍵字: CPLD AVR 高速數(shù)據(jù) 采集系統(tǒng)
avr-gccap介紹
您好,目前還沒有人創(chuàng)建詞條avr-gccap!
歡迎您創(chuàng)建該詞條,闡述對avr-gccap的理解,并與今后在此搜索avr-gccap的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對avr-gccap的理解,并與今后在此搜索avr-gccap的朋友們分享。 創(chuàng)建詞條
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473